## **JAIST Repository**

https://dspace.jaist.ac.jp/

| Title        | 低消費電力回路への応用に向けたグラフェントンネ<br>トランジスタの急峻スイッチング特性の解析 |  |  |  |  |  |
|--------------|-------------------------------------------------|--|--|--|--|--|
| Author(s)    | or(s) 鈴木,俊英                                     |  |  |  |  |  |
| Citation     |                                                 |  |  |  |  |  |
| Issue Date   | 2019-03                                         |  |  |  |  |  |
| Туре         | Thesis or Dissertation                          |  |  |  |  |  |
| Text version | ETD                                             |  |  |  |  |  |
| URL          | http://hdl.handle.net/10119/15798               |  |  |  |  |  |
| Rights       |                                                 |  |  |  |  |  |
| Description  | Supervisor:水田 博,先端科学技術研究科,博士                    |  |  |  |  |  |



Japan Advanced Institute of Science and Technology

## 博士論文

# 低消費電力回路への応用に向けたグラフェントンネル トランジスタの急峻スイッチング特性の解析

## 鈴木 俊英

## 主指導教員 水田 博

北陸先端科学技術大学院大学 先端科学技術研究科 博士(マテリアルサイエンス)

平成31年3月

#### 概要

トンネル電界効果トランジスタ (TFET) は、室温下で 60mV/dec 以下のサブス レッショルド係数 (SS) と低い OFF 電流を実現が期待できるため、現在の MOSFET に代わる新たなスイッチングデバイスとして研究されている. これまで、様々な半導 体材料を用いた TFET が作製されており、実際に室温下で 60 mV/dec を下回る SS と 10<sup>4</sup> を超える ON/OFF 比を持つ素子が報告されている. しかし、これらの TFET ではトンネルバリアや移動度が低く、ON 電流が MOSFET よりも 2桁以上小さい. こ の問題を解決するため、近年、炭素の 2次元材料であるグラフェンをチャネル材料と して用いたグラフェン TFET(GTFET) が報告されている. グラフェンは、限りなく 小さい有効質量、非常に高い移動度、バンドギャップがグラフェンナノリボン (GNR) 幅で制御できる等の特徴を持つ. しかし、実際に作製された GTFET では、ON 電流 が < 10  $\mu$ A/ $\mu$ m で、ON/OFF 比が 1 桁程しか得られていない. また、GTFET の研 究は萌芽期にあり、素子設計指針が明らかになっていない.

本研究では,既存の MOSFET を超える新奇スイッチング素子 GTFET の開発に 向け,第一原理解析を用いて各素子性能を決定している要因を原子スケールから解 析し,ON 電流 > 10  $\mu$ A/ $\mu$ m,ON/OFF 比 > 10<sup>4</sup>,室温下で SS < 60 mV/dec を達成 できる素子設計条件を明らかにすることを目指した.本研究で解析した GTFET は, 3制御電極によって静電ドービングを行い,p-i-n 構造を形成する.解析の結果,ソー ス・ドレイン直接トンネリング,熱電子リーク,ソースとドレインの擬フェルミ準位 の差の3つが各素子性能を決定していることが分かった.また,これら全ての影響を 反映させた解析モデルを開発し,室温下で SS < 60 mV/dec を達成するために GNR 幅  $\leq$  8.6 nm (バンドギャップが 120 meV 以上), チャネル長  $\geq$  43 nm が必要である ことを明らかにした.ON/OFF 比 > 10<sup>8</sup> を達成する場合は,設計要件がさらに厳し くなり,GNR 幅  $\leq$  2.7 nm (バンドギャップが 420 meV 以上), チャネル長  $\geq$  50 nm が必要となる.これらの解析結果を基に,幅の広い GNR を用いた場合の熱電子リー クの影響を低減するために p-p-i-n-n 構造からなる新素子構造を考案し,70 meV の

ii

バンドギャップをもつ GNR を用いて SS = 53.6 mV/dec を室温下で達成できるこ とを示した. さらに, SS がチャネル領域における伝導帯のバンド構造に依存してい ることを利用して, p-i-p 構造からなるグラフェン共鳴トンネル FET(GRTFET) を 新たに考案し, 同じチャネル長を持つ GTFET よりも原理的に低い SS が得られるこ とを示した. 解析した素子性能を反映させたコンパクトモデルを開発し, GTFET 適 用した論理回路の性能を解析した. その結果, NAND 回路において既存の MOSFET やスピンデバイスよりも2桁以上低い消費エネルギーと1 ps 以下の短い遅延時間を 達成した.

Keywords: グラフェン, グラフェンナノリボン, トンネル電界効果トランジスタ (TFET), 第一原理解析, サブスレッショルド係数 (SS), ON/OFF 比.

#### Abstract

Tunnel field effect transistors (TFETs) have been studied as a promising candidate for the beyond CMOS era devices due to their low OFF current and a possibility of the subthreshold swing (SS) below 60 mV/dec at the room temperature. Recently, TFETs based on various semiconductors have been demonstrated and some TFETs achieved SS of less than 60 mV/dec with high ON/OFF ratio. However, these TFETs could not achieve sufficiently high ON current (2 orders smaller than conventional MOSFET) due to the high tunnel resistance and low carrier mobility. To tackle this low ON current issue, graphene has been proposed as the channel material. The low effective mass and atomically thin body result in extremely high carrier mobility, and a finite band gap can be realized by controlling the width of the graphene nanoribbon (GNR). However, a reported experimental work on the graphene TFETs (GTFETs) could not achieve the high ON current TFETs (< 10  $\mu$ A/ $\mu$ m) and an ON/OFF ratio is less than 1 order. Moreover, the design guideline of device structure has not been reported because the studies of GTFETs is still in the early stages.

In this work, we aim to clarify the essential factors of device characteristics from the atomic scale, and also clarify the requirements to achieve high device performance: ON current > 10  $\mu$ A/ $\mu$ m, ON/OFF ratio > 10<sup>4</sup> and SS < 60 mV/dec at the room temperature. Here, the analyzed devices consists of three top-gates to form the p-i-n junction by using the electrostatic doping. As the results, we found that three parameters, such as the source-drain direct tunneling leakage, thermionic leakage and the difference of the the quasi Fermi levels of source and drain sides, affect the device characteristics. Consequently, we develop the analytical model of SS and then clarify the minimum requirements of the device dimension to achieve the SS < 60 mV/dec: GNR with band gap  $\geq$  120 meV and channel length  $\geq$  43 nm. In order to achieve ON/OFF ratio of  $10^8$ , GNR with band gap  $\geq 420$  meV and channel length  $\geq 50$  nm are needed. Based on the above results, we propose the new device structure (consists of the p-p-i-n-n junctions) to reduce the thermionic leakage, and the SS of 53.6 mV/dec at the room temperature by using the wide GNR with the band gap of 70 meV. In addition, the graphene resonant tunneling FET (GRTFET) is also proposed. The steeper SS than GTFET can be expected in GRTFETs due to the flat band bending in the channel region. From the result of GTFET simulation, we developed a compact model to evaluate the logic circuit performance. As a result, GTFET gives two order smaller energy consumption than conventional MOSFETs and spin devices with the delay of less than 1 psec in the NAND circuit.

**Keywords**: Graphene, Graphene nanoribbon (GNR), Tunnel field effect transistor (TFET), First principle simulation, Subthreshold Swing (SS), ON/OFF ratio.

目 次

| 1        | 序誦  |                                           | 1  |
|----------|-----|-------------------------------------------|----|
|          | 1.1 | MOSFET                                    | 1  |
|          |     | 1.1.1 半導体産業の発展                            | 1  |
|          |     | 1.1.2 MOSFET の構造と動作原理                     | 2  |
|          |     | 1.1.3 スケーリングと微細化の課題                       | 2  |
|          | 1.2 | トンネル電界効果トランジスタ                            | 5  |
|          |     | 1.2.1 beyond CMOS                         | 5  |
|          |     | 1.2.2 TFET の動作原理                          | 6  |
|          |     | 1.2.3 TFET の現状と課題                         | 7  |
|          | 1.3 | グラフェンの特徴及びグラフェン量子デバイスについて                 | 11 |
|          | 1.4 | グラフェンへのドーピング                              | 13 |
| <b>2</b> | 研究  | 2目的                                       | 15 |
|          | 2.1 | 本研究の目的                                    | 15 |
|          | 2.2 | 本論文の構成                                    | 16 |
| 3        | 理論  | À A A A A A A A A A A A A A A A A A A A   | 17 |
|          | 3.1 | 半経験的計算法                                   | 17 |
|          |     | 3.1.1 Tight-binding model                 | 18 |
|          |     | 3.1.2 非平衡グリーン関数法を用いた電子密度の計算               | 20 |
|          | 3.2 | グラフェンの電子状態                                | 25 |
|          | 3.3 | トンネル電流の計算原理.............................. | 30 |
|          | 3.4 | 解析モデル                                     | 32 |
| 4        | GT  | FET の素子特性                                 | 34 |
| -        | 4.1 | ソース・ドレインバイアス電圧依存性                         | 34 |
|          | 4.2 | GNR 幅依存性                                  | 37 |
|          | 4.3 | チャネル長依存性                                  | 39 |
|          | 4.4 | Constant U(x) スケーリング法                     | 41 |
|          | 4.5 | 素子寸法の要件                                   | 44 |
|          | 4.6 | 本章のまとめ                                    | 49 |
|          |     |                                           | -0 |

| <b>5</b> | 新素            | そ構造の提案            | 50 |
|----------|---------------|-------------------|----|
|          | 5.1           | 熱電子リークの低減         | 50 |
|          | 5.2           | グラフェン共鳴トンネル FET   | 52 |
|          | 5.3           | 本章のまとめ            | 54 |
|          |               |                   |    |
| 6        | $\mathbf{GT}$ | FET を用いた論理回路の性能評価 | 56 |
|          | 6.1           | コンパクトモデル          | 56 |
|          | 6.2           | Inverter 回路       | 58 |
|          | 6.3           | NAND 回路           | 61 |
|          | 6.4           | Ring Oscillator   | 67 |
|          | 6.5           | 本章のまとめ            | 69 |
| 7        | まと            | めと今後の課題           | 70 |



| 1.1  | ゲート長及び集積数の遷移                                          | 1  |
|------|-------------------------------------------------------|----|
| 1.2  | MOSFET の素子構造                                          | 3  |
| 1.3  | ゲート長と電力密度の関係                                          | 4  |
| 1.4  | MOSFET の伝達特性                                          | 4  |
| 1.5  | 新奇スイッチングデバイス                                          | 4  |
| 1.6  | 各スイッチングデバイスのスイッチング性能................                  | 5  |
| 1.7  | TFET の基本構造と動作原理                                       | 6  |
| 1.8  | 各 TFET における <i>SS</i> と ON/OFF 比の関係                   | 7  |
| 1.9  | バルク TFET と NW-TFET の状態密度の比較                           | 9  |
| 1.10 | Core MultiShell (CMS) 構造を用いた TFET                     | 10 |
| 1.11 | CMS 構造を用いた TFET                                       | 10 |
| 1.12 | グラフェンと炭素同素体                                           | 11 |
| 1.13 | 実験から得られたバンドギャップと GNR 幅の関係                             | 13 |
| 1.14 | Muller らが試作した GTFET                                   | 14 |
| 2.1  | GTFET の動作概念図                                          | 16 |
| 3.1  | デバイスモデルにおける電極領域と相互作用領域                                | 20 |
| 3.2  | グラフェンの結晶構造                                            | 26 |
| 3.3  | グラフェンの分散関係                                            | 28 |
| 3.4  | エッジ構造によるグラフェンナノリボン (GNR) の分類                          | 29 |
| 3.5  | Armchair GNR のバンドギャップと GNR 幅の関係                       | 30 |
| 3.6  | トンネル電流の計算原理.............................              | 32 |
| 3.7  | 解析した GTFET の概念図                                       | 33 |
| 3.8  | 各素子特性の定義                                              | 34 |
| 4.1  | 伝達特性のソース・ドレインバイアス電圧依存性                                | 35 |
| 4.2  | 異なるバイアス電圧でのバンド構造と透過スペクトル..........                    | 36 |
| 4.3  | SS <sub>0.1V</sub> のバイアス電圧依存性と F <sub>Bias</sub> 値の関係 | 36 |
| 4.4  | 素子性能の GNR 幅依存性                                        | 38 |
| 4.5  | 異なる GNR 幅でのバンド構造                                      | 39 |
| 4.6  | 素子性能のチャネル長依存性                                         | 40 |

| 4.7  | 異なるチャネル長でのバンド構造と SS との関係                              | 40 |
|------|-------------------------------------------------------|----|
| 4.8  | Constant U(x) スケーリングの概念図                              | 42 |
| 4.9  | Constant U(x) スケーリングに従って設計した場合の素子寸法依存性                | 43 |
| 4.10 | <i>SS</i> のバンドギャップ依存性                                 | 43 |
| 4.11 | <i>SS</i> の解析モデルの概略図                                  | 45 |
| 4.12 | <i>SS</i> の温度依存性                                      | 46 |
| 4.13 | <i>SS – T</i> 曲線の素子構造及びバイアス電圧依存性                      | 46 |
| 4.14 | ConstantU(x) スケーリングに基づいた <i>SS – T</i> 曲線の素子寸法依存性     | 48 |
| 5.1  | p-i-n 構造での重ドーピング                                      | 50 |
| 5.2  | 新素子構造                                                 | 51 |
| 5.3  | 新素子構造での伝達特性................................           | 51 |
| 5.4  | GTFET におけるバンド曲がりによる SS の増大                            | 52 |
| 5.5  | グラフェン共鳴トンネル FET の素子構造.................                | 53 |
| 5.6  | GRTFET と GTFET の伝達特性の比較                               | 53 |
| 5.7  | GRTFETのGate 3 長依存性                                    | 54 |
| 5.8  | 異なる Gate 3 長における各領域の状態密度                              | 55 |
| 6.1  | NEGF とコンパクトモデルの比較                                     | 58 |
| 6.2  | GTFET を適用した Inverter 回路                               | 59 |
| 6.3  | 寄生容量のオーバーシュートへの寄与                                     | 59 |
| 6.4  | Inverter 回路における出力波形の負荷特性                              | 60 |
| 6.5  | Inverter 回路における回路遅延の負荷容量依存性                           | 60 |
| 6.6  | GTFET を適用した NAND2 回路                                  | 61 |
| 6.7  | GTFET を適用した NAND2 回路における出力波形の負荷容量特性                   | 62 |
| 6.8  | NAND2回路におけるオーバーシュート電圧の負荷容量依存性                         | 62 |
| 6.9  | NAND2回路における回路遅延の負荷容量依存性                               | 63 |
| 6.10 | NAND2回路の動的消費エネルギー                                     | 64 |
| 6.11 | スイッチング素子の消費エネルギーと遅延                                   | 65 |
| 6.12 | GTFET を適用した場合の NAND3 回路と NAND5 回路の波形                  | 66 |
| 6.13 | 5 stage Ring Oscillator の回路図                          | 67 |
| 6.14 | 異なる段数の GNR 幅 1.6 nm の GTFET を適用した Ring Oscillator の特性 | 68 |
| 6.15 | 異なる段数の GNR 幅 2.4 nm の GTFET を Ring Oscillator の特性     | 68 |
| 6.16 | 遅延時間の段数依存性・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・        | 69 |



| 1.1 | MOSFET と各 TFET の ON 電流の比較 ([11] の図面をもとに作成) | 8  |
|-----|--------------------------------------------|----|
| 4.1 | GNR 幅の解析で用いた素子構造と電圧設定                      | 38 |
| 4.2 | チャネル長の解析で用いた素子構造と電圧設定...........           | 41 |
| 4.3 | Constant U(x) スケーリングに従って設計した素子の寸法と電圧設定     | 42 |
| 6.1 | コンパクトモデルの各パラメーター                           | 57 |
| 6.2 | 各 GTFET の素子性能                              | 57 |

## 第1章 序論

### 1.1 MOSFET

#### 1.1.1 半導体産業の発展

トランジスタは, 1948年にアメリカのベル研究所で開発された. J. Bardeen, W. H. Brattain, W. B. Shockley は, 点接触型のトランジスタを用いて, この素子が電流を増幅することを明ら かにした. 1952年, テキサスインスツルメンツが半導体ビジネスを開始し, 1954年には世界で 初めてとなる Si 接合トランジスタが開発された. 1960年に電界効果トランジスタ (Field Effect Transistor: FET)が, 1963年には Complementary-Metal-Oxide-Semiconductor(CMOS)が開発 され, 現在に至るまで半導体産業は急速に発展してきた [1],[2]. FET はバイポーラトランジスタ と比較した場合, 低消費電力や製造過程の簡易性, 集積化が容易等の利点があり, 1970年代から 集積回路にはバイポーラトランジスタに代わり, CMOS が用いられるようになった. そして, 回



図 1.1: ゲート長及び集積数の遷移 [4]. 赤線は1チップ当たりのトランジスタ数の推移を, 青線 はゲート長の推移を示す.

路の高速度化と高機能化を達成するため,素子の微細化が進められてきた.この過程で,セルフ

アラインプロセスをはじめ, プロセスインテグレーション, *low-k* 絶縁膜, *high-k* 絶縁膜, マル チゲート電極等の様々な技術が開発された. このような半導体技術の進歩に支えられ, 集積度 は年々向上し, LSI の性能を向上させてきた. 最も使用される集積化の進展を示す指標として, ムーアの法則がある [3]. これは, 集積回路上のトランジスタ数が 18 か月で 2 倍になるという 法則である. 図 1.1 は, MOSFET ゲート長と CPU 一つ当たりのトランジスタ数の遷移を示す. 1970 年代初頭のトランジスタでは, ゲート長が 15 µ m, トランジスタ数が 1 チップ当たり 2250 個程度である. 現在では, ゲート長は 10 nm に達し, 100 億個以上のトランジスタが 1 チップに 集積されている [5].

#### 1.1.2 MOSFET の構造と動作原理

MOSFET は, p型Si - n型Si - p型Si 又はn型Si - p型Si - n型Si の接合構造からなる.前 者はp型MOSFET (PMOS),後者はn型MOSFET (NMOS)と呼ばれる.NMOSの基本構 造を図1.2に示す.NMOSのバンドプロファイルは図1.2(b)のようになっており,正のゲート 電圧を印加することで,ゲート領域下のポテンシャルが下がる.OFF状態では,電子がゲート領 域下のポテンシャルバリアに阻まれ,ソースからドレイン側に移動できない.ON状態では,ポ テンシャルバリアが低くなるため,電子がドレイン側に移動できるようになる.ON⇔OFF切り 替えの急峻性を示す指標であるサブスレッショルド係数 (Subthreshold Swing: SS)は,式 (1.1) で表され,低いほど急峻なスイッチングを実現できる.

$$SS = \frac{\partial V_G}{\partial \log(I_d)} \tag{1.1}$$

ここで,  $I_d$  はドレイン電流を示している. MOSFET では, ドレイン電流がフェルミ分布関数に 従って増加するため, 室温下で SS を 60 mV/dec 以下にできない.

#### 1.1.3 スケーリングと微細化の課題

これまで CMOS は, スケーリングファクター k を用いるデナードスケーリングに従って 微細 化されてきた. 一方, 集積回路では, この MOSFET の 微細化に伴い, OFF 状態での 消費電力 (リーク電力)の増大が深刻な問題となっている. 図 1.3 は, MOSFET のゲート長と電力密度の 関係を示したものである. ON 状態における 消費電力 (ダイナミック電力)は, 集積度が上がると 回路自体の温度が上昇するため, 微細化するほどに緩やかに増加している. これに対し, リーク 電力は微細化に伴って急激に増大していく傾向にあり, 10 nm 付近ではリーク電力がダイナミッ



図 1.2: n型 MOSFET. (a) 素子構造, (b) バンドプロファイル.  $E_{FS} \ge E_{FD}$  はソース及びドレイン領域のフェルミエネルギー,  $V_G$  はゲート電圧,  $F_s(E)$  はフェルミ分布関数を示している. 橙色の球は電子を示している.

ク電力と同等になっている.従って,さらに微細化が進んだ場合,大規模集積回路の消費電力が さらに大きくなっていくことが予想される.

集積回路におけるリーク電力は、MOSFET の伝達特性のサブスレッショルド領域で支配され、 スイッチング性能の指標である SS とオフリーク電流によって決定される.しかし、MOSFET では SS が 60 mV/dec 以下にすることができない.これは、集積回路の更なる性能向上を達成す るためには、これまでのような MOSFET や CMOS の微細化のみによる集積回路の性能向上に は限界が来ていることを示しており、更なる回路性能の向上を果たすためには、MOSFET のス イッチング性能の限界を超えるスイッチング特性をもつ新奇スイッチングデバイスが必要とな る.図 1.5 は、代替え素子に求められられる素子性能を示しており、限りなく0 に近い S 係数、非 常に小さいオフリーク電流、MOSFET 以上の ON 電流等の特徴を持つことが望まれていること が分かる.

3



図 1.3: ゲート長と電力密度の関係 ([6] の図を基に作成.赤線はゲート長とリーク電力の関係 を,青線はゲート長とダイナミック電力の関係を示す.)



図 1.4: MOSFET の伝達特性

図 1.5: 新奇スイッチングデバイス に望まれる理想的な伝達特性

## 1.2 トンネル電界効果トランジスタ

#### 1.2.1 beyond CMOS

図 1.6 は、MOSFET と各スイッチングデバイスの SS を示したものである. SS に注目した場合、トンネル電界効果トランジスタ (Tunnel FET: TFET) や Impact ionization MOS (IMOS)、 Nano Electro-Mechanical FET(NEMFET) が MOSFET の代替となる新奇スイッチング素子の 重要な候補であることが分かる. IMOS は、S 係数は 5 mV/dec と非常に低く、150  $\mu$  A/ $\mu$  m 程の ON 電流が得られている [7]. しかし、高いバイアス電圧が必要であり、OFF 電流が他のデバイス よりも高くなる傾向にある. また、素子の微細化が容易ではないという課題もある. NEMFET は、SS が 1 mV/dec 以下となるデバイスが報告されている [9]. しかし、NEMFET には、ヒステ



図 1.6: 各スイッチングデバイスのスイッチング性能 ([7]-[9] を基に作成)

リシス特性, 素子のインテグレーション, 高い閾値電圧等の課題がある. これらに対し, TFET では, 低いバイアス電圧で動作でき, *SS* = 3.8 mV/dec という良好なスイッチング特性が報告 されている [17]. また, TFET のバンド構造により低い OFF 電流が得られる.

#### 1.2.2 TFET の動作原理

図 1.7(a) と 1.7(b) に n 型 TFET 及び p 型 TFET の基本素子構造を示す. TFET は, p 型領域 と真性領域, n 型領域からなり, 真性チャネルの上部にゲート電極を配置した構造をもつ. n 型 TFET の動作原理を図 1.7(c) と 1.7(e) に示す. n 型 TFET は, ゲート電圧によって p 型ソースの 価電子帯と真性チャネルの伝導帯の間に起こるバンド間トンネリングを制御して電流を変調す る. SS はバンド間トンネル電流の変調効率で決定されるため, 原理的に SS < 60 mV/dec が可 能となる [8]. またオフリーク電流には, ソース・ドレイン間直接トンネリング (S-D トンネリン グ) リーク電流と熱電子リーク電流がある. 前者は, p 型ソース領域から n 型ドレイン領域へ直 接トンネルすることで起こる. TFET において S-D トンネリングリークは, チャネル領域のポ



図 1.7: TFET の基本構造と動作原理. (a), (b) n型 TFET と p型 TFET の素子構造. (c), (d) n 型 TFET と p型 TFET の OFF 状態でのバンド構造, (e), (f) n型 TFET と p型 TFET の ON 状 態でのバンド構造.  $E_{FS/FD}$  と  $F_{S/D}$  は, ソース又はドレイン領域でのフェルミエネルギーとフェ ルミ分布関数を示す. (c), (d) の赤線は熱電子リークを, 緑線は S-D トンネリングを示している. テンシャルバリア U(x) によって指数関数的に低減される. 後者は, キャリアがソースから p型 領域の伝導帯を介してドレイン側に流れることで起こる.熱電子リーク電流は,ソース側のフェ ルミ分布関数 F<sub>s</sub> に依存しており, TFET では p-i-n 構造によって熱電子リーク電流が p 型領域 のバンドギャップによって低減される.これらにより, TFET でのオフリーク電流は, 非常に小 さくなる. p型 TFET の場合は, n型 TFET と構造が対称になり, n型領域とチャネル領域の間 のバンド間トンネリングでスイッチングする.

#### 1.2.3 TFET の現状と課題

[TFET の現状と課題] 2004 年, J. Appenzeller らは CNT をチャネル材料に用いた TFET を 作製し, 初めて室温下で 60 mV/dec を下回る SS を達成した [10]. その後, 図 1.8 に示すように, 現在までに様々な半導体を用いて TFET が作製されてきた [11]-[34]. 実際に SS < 60 mV/dec が室温下で得られている. 近年では, M. Kim らが Ge/sSi を用いた TFET において, 28 mV/dec の SS と ON/OFF 比 10<sup>7</sup> を達成した. しかし, これらの急峻な SS や高い ON/OFF 比が得られ ている一方で, 表 1.1 に示すように, 高い ON 電流を得られていないという大きな課題がある.



図 1.8: 各 TFET における SS と ON/OFF 比の関係 [10]-[34]([11] の図面をもとに作成)

|                         |        |        | (1 1     |                   | /    |
|-------------------------|--------|--------|----------|-------------------|------|
|                         | MOSFET | InGaAs | InAs     | $\mathrm{Ge/sSi}$ | SiNW |
| ON 電流 ( $\mu A/\mu m$ ) | ~1000  | 10     | $\sim 1$ | < 0.1             | 1.2  |

表 1.1: MOSFET と各 TFET の ON 電流の比較 ([11] の図面をもとに作成)

TFET の ON 電流は, WentzelKramersBrillouin (WKB) 近似より [35],

$$I_d = \frac{2q}{\hbar} T_{WKB} \times k_B T \times ln[\frac{1}{2}(1 + \cosh\frac{V_{Bias}}{k_B T})]$$
(1.2)

$$T_{WKB} = exp(-\frac{4W_T\sqrt{2mE_g}}{3\hbar})$$
(1.3)

で表される. 式中の q, ħ, k<sub>B</sub>T, V<sub>Bias</sub> は, 電子素量, 換算プランク定数, 熱力学的温度, バイアス 電圧を示している. m, E<sub>g</sub>, W<sub>T</sub> は, 有効質量, バンドギャップ, トンネル距離を示しており, これ らのパラメータはチャネル材料によって変わる. この ON 電流の問題を解決するため, III-V 化 合物半導体やヘテロ接合を用いて, 有効質量やバンドギャップを低減する取り組みが行われてき た [36]. また, トンネル距離を短くするため, ナノワイヤ (NW) を用いた TFET が研究されてい る. NW-TFET では, スクリーニング長 (トンネル距離とほぼ同じ長さ) がバルクの TFET のも のよりも短くなる. バルクの TFET のスクリーニング長は,

$$\lambda_{Bulk} = \sqrt{\frac{\epsilon_0 \epsilon_{Si} K_B T}{q^2 N}} + \sqrt{\frac{\epsilon_{Si}}{\epsilon_{ox}} t_{ox} t_{Si}}$$
(1.4)

で表される.ここで,  $\epsilon_0, \epsilon_{Si}, \epsilon_{ox}$ は, それぞれ真空, Si, 絶縁膜の誘電率を示す. $t_{ox}, t_{Si}$ は, 絶縁膜と Si 層の厚さを示す.Nは, ソース領域へのドーピング濃度を示している.これに対し, NW-TFET では,

$$\lambda_{NW} \approx \sqrt{\frac{\epsilon_{NW}}{\epsilon_{ox}} t_{ox} t_{Si}} \tag{1.5}$$

となる.  $\epsilon_{NW}$ は, NW の誘電率である. バルクの TFET では, ソース領域のスクリーニング長 (右辺第一項) とチャネル領域のスクリーニング長 (右辺第二項) の和でスクリーニング長が表さ れる. NW-TFET では, チャネル領域のスクリーニング長が支配的になるため, バルクの TFET よりも短いスクリーニング長となり, トンネル電流が増大する. また, NW-TFET では, 1次元的 な状態密度 (DOS) が得られ, これによりバルクの TFET よりも急峻な SS が期待できる. バルク の TFET では, 図 1.9(a) に示すように DOS が  $\sqrt{E}$  に比例している. このため, チャネル領域の 伝導帯をポテンシャル変調していった場合に, トンネリングできる電子が  $\sqrt{E}$  に従って増大し ていく. 一方, NW-TFET では, 図 1.9(b) に示すように DOS が  $1/\sqrt{E}$  に従う. このため, チャネ ル領域の伝導帯をポテンシャル変調していった場合には, バンド端で DOS にテイルが現れない ため, バンド間トンネリングによる電流が急峻に立ち上がる. これは, DOS スイッチと呼ばれる [36]. これらに基づいて, III-V 化合物半導体を用いた NW-TFET の研究が進められている. K.



図 1.9: バルク TFET と NW-TFET の状態密度の比較

Tomioka らは、様々な III-V 化合物 (InGaAs, InP, InAlAs) を層状に成長させた Core-MultiShell (CMS) 構造をもつ NW-TFET を開発し、> 100  $\mu$ A/ $\mu$ m の ON 電流を達成した [37]. しかし、SS が 75 mV/dec となった. この高い SS は、Si との接合界面や III-V 化合物半導体同士の間に形成 されるトラップ準位に起因している.また、高い ON 電流を得るためにはソース側の Si のドー ピング濃度を高くする必要があり、III-V 化合物半導体のバンドもこの影響を受け、チャネル領 域のバンドが大きく傾いてしまう.トンネル距離の変化は、チャネル領域のバンド曲がりに依存 しており、傾きが大きいほど SS が大きくなる [27]. このため、III-V 化合物半導体の NW を用いた TFET では、高い ON 電流が得られるが、トラップ準位や高ドーピングによって SS と OFF 電流が増大してしまうという課題がある.高ドーピングによるチャネル領域のバンドへの影響 については、NW の直径を小さくすることで低減できると考えられるが、各 III-V 化合物半導体 の層を形成するため、一定以上細くすることは容易ではないと考えられる.

このように, *SS* < 60 mV/dec を達成できる TFET では, MOSFET と同等の ON 電流が得ら れていない.したがって, TFET の ON 電流を向上するためには, 既存の半導体材料とは異なる 特性を持つ, 新しいチャネル材料が必要であると考えられる.

9



図 1.10: Core MultiShell (CMS) 構造を用いた TFET[37]. (a) CMS 構造をもつナノワイヤの 概念図. (b) Bright-Field Scalling TEM による描図. (c) CMS 内部のバンドダイアグラム. (d) CMS 構造を用いた TFET のバンドダイアグラム. Si 側がソースであり, n 型 III-V 化合物半導 体側がドレインにつながっている.



図 1.11: CMS 構造を用いた TFET[37].

## 1.3 グラフェンの特徴及びグラフェン量子デバイスについて

Shockley らの点接触型トランジスタは、半導体基板材料に Ge を用いて作製された.そして、 1954年にテキサス・インスツルメンツ社により Si 接合型トランジスタが開発されて以降、半導体 基板材料は Ge から Si へと移り変わり、現在に至るまで Si が半導体産業の要としての役割を果た してきた.しかし、1.1.1 で述べたように、ムーアの法則に基づいて微細化されてきた MOSFET では、これ以上の微細化による集積回路の性能向上が困難である.また、1.1.2 で示したように、 Si を含め、現在の TFET に用いられている半導体材料では、高い ON 電流が得られないことが 課題となっている.そこで、本研究では、TFET における ON 電流の問題を解決するため、半導 体基板材料としてグラフェンを用いることを考案した.グラフェンは、炭素原子一層からなる 2 次元材料であり、その電子構造に由来した特異な物性を示す.グラフェン以外の炭素同素体とし て、フラーレンやグラファイト、カーボンナノチューブ (CNT)、カーボンナノホーン (CNH)、ダ イヤモンドが挙げられる.グラフェンは、これらの基本となる構造であり、*sp*<sup>2</sup> 炭素原子が平面 内でハニカム状に共有結合した結晶構造をとる.グラフェンが、球状になったものがフラーレン であり、筒状やパラボラ状になったものが CNT と CNH である.



図 1.12: グラフェンと炭素同素体. (a) グラフェン. (b) フラーレン. (c) カーボンナノチューブ. (d) グラファイト.

フラーレンは、1985年に H. W. Kroto, R. E. Smalley, R. F. Curl らによって発見された. フ ラーレンは、科学的にも物理的にも様々な性質を持っている. 大量に合成でき、安価であるため、 filler と呼ばれるプラスチックにフラーレンを混ぜた材料や、分子間結合の小ささを利用するこ とで潤滑剤やワックスの添加剤として利用されている [39]. その他、医薬品や有機薄膜太陽電池 等の多くの分野に利用されている [40]. CNT は、1991年に日本電気株式会社の飯島澄男によっ て発見された [41]. CNT は、フラーレンの大量合成法での2本の炭素棒電極間のアーク放電に よって陰極側の炭素棒状に堆積していた煤の中から発見された. 応用例としては、小型燃料電 池やトランジスタ、炭素複合材料等が挙げられる. また、CNH も 1998年に飯島澄男によって発 見された. CNH は、チューブの先端が閉じており、牛の角のようなグラフェンが、いが栗状に集 まったものである [42]. こちらは、吸着剤や触媒、燃料電池の電極材料に応用されている. 一方、 複数層グラフェンの各層間については、ファンデルワールス力で結合している. 多数のグラフェ ン層が重なったものは、グラファイトと呼ばれる. グラファイトは、古くから研究されている材 料の一つであり、固体物理の教科書にも取り上げられている. 鉱物や石油等が得られ、耐熱性や 導電性、潤滑性に優れている.

グラフェンは, 1962年に H. P. Boehm, A. Clauss らによって理論的に存在が示されたが, 実際に単層のみを取り出す技術はなかった [43]. 2008年, マンチェスター大学の A. Geim と K. Novoselov は, 高配向熱分解黒鉛 (High Oriented Pyrolytic Graphite : HOPG) を粘着テープを用いて剥離し, 単層グラフェンが容易に得られることを示した [44]. この方法は, 機械的剥離法と呼ばれる. 以降, グラフェンに関する研究は急増し, CVD 成長法や CNT を切り開いて得る方法等の作製法についても報告されている [45], [46]. グラフェンは, 電気的, 機械的, 熱力学的にも優れた材料である. 半導体材料としてグラフェンを見た場合, 室温下において 200,000 cm<sup>2</sup> · V<sup>-1</sup>· S<sup>-1</sup> ほどの非常に高い移動度を持ち, 柔らかく透明, 微細加工が容易であるという利点を持つ [47]. 平面シート状のグラフェンは, ゼロギャップ半導体であるので, バンドギャップを持たない. しかし, ナノリボン加工したグラフェンナノリボン (GNR) はバンドギャップを持ち, GNR幅によりこのバンドギャップの大きさが変化することが報告されている [48]. GNR幅とバンドギャップの間には, 以下のような関係があることが実験結果より導き出されている.

$$E_g = \frac{\alpha}{W} \cdot exp(\frac{-\beta}{W})$$

$$\alpha = 2eV \cdot nm$$

$$\beta = 0.026nm^{-1}$$
(1.6)

図 1.13 はグラフェンチャネル幅とバンドギャップの関係を示しており, GNR 幅を変えること で小さいところでバンドギャップを制御できるという利点があることがわかる.これらの利点



図 1.13: 実験から得られたバンドギャップと GNR 幅の関係 ([48] の図を基に作成). 図中のパラ ボラは GNR の分散関係を示す.

から, グラフェンはトランジスタやガスセンサ等の様々な量子デバイスへの応用が期待されて いる. グラフェン FET においては, 2012 年にカリフォルニア大学ロサンゼルス校が遮断周波数 427GHz が得られるデバイスを作製している [50]. このデバイスは量産可能な高品質グラフェン を用いているため, 生産性にも優れている. したがって, これらの利点とデバイスの作製報告例 から, グラフェンを TFET に応用した場合には, ON 状態で高いトンネル電流を実現できる可能 性があると考えられる.

### 1.4 グラフェンへのドーピング

グラフェン TFET (GTFET) の研究は, 萌芽期にあり, 実験的な研究報告は非常に少ない. GTFET を実現するにあたり, p-i-n 構造を形成するためのドーピング方法が問題となる. 既存の MOSFET や TFET では, 化学的なドーピングによって p-i-n 構造を形成する. しかし, グラフェ ンの場合は, 炭素原子間のσ結合が強く, 他の原子をドーピングすることが難しい [51]. また, 化 学的ドーピングをした場合, 周期性の乱れや欠陥が形成されてしまい, 移動度の低下やキャリア 散乱が起こる. これに対し, 静電ドーピングでは, これらの化学的ドーピングで発生する問題を 回避できる. 静電ドーピングを用いた先行研究の一つとして, M. Muller らが作製した GTFET がある. このデバイスは, GNR 幅 30 nm のグラフェンを用い, Muller らがゲート構造として埋 め込み型3制御電極を用いている. Muller らは, 2つのゲート電極でn型, p型に化学ポテンシャ ルを固定し, バックゲートでチャネルの化学ポテンシャルを設定することで p-i-n 構造を形成で きることを報告している [49]. また, ドーピング電圧を変えることで, n-p-p, n-n-p, p-p-n, p-n-n



図 1.14: Muller らが試作した GTFET[49]. (a) 作製された GTFET の構造と断面 SEM 図. (b) T = 25 K におけるドレイン電流のゲート電圧とドーピング電圧 (図中ではサイドゲート電圧) による変化を示したスペクトラム図. (c) 測定された GTFET の伝達特性.

構造を形成できることを明らかにした. Muller らの作製したデバイスでは, GNR 幅が広いため にバンドギャップが小さく, ON/OFF 比が低い. 1.1.3 の (1.7) 式より, GNR 幅が 30 nm のバン ドギャップは 67 meV 以下であり, 非常にギャップが小さいことが分かる. バンドギャップが小 さすぎると, トンネル障壁が小さくなり, OFF 電流が高くなる. これにより, ON/OFF 比が小 さくなる. また欠陥がある場合には, 電子が散乱されるために ON 電流が小さくなり, ON/OFF 比が小さくなる. エッジ構造では, 金属的性質を持つ Zigzag 型 GNR の比率が高いと, OFF 電流 が高くなる. これらの要因が素子性能に対し, どのような影響を与えているかについては詳細 な解析が行われていないため, 正確な原因は分かっていない. その他の先行研究においても同様 で, アトムスケールでの動作原理や素子構造による影響等について, 詳細に解析されていない. したがって, 現在は GTFET の設計指針が明らかになっていないため, その素子性能限界につい ても不明確である.

## 第2章 研究目的

### **2.1** 本研究の目的

これまでに、本研究室では約 6.6 nm の GNR 幅を持つグラフェン FET を作製し、その電気 特性を測定している [52]. この GNR は、水素シルセスキオキサン (Hydrogen SilsesQuioxane : HSQ)と酸素プラズマエッチングを用いて、細線に加工したものである. このデバイスでは、非 常に細い GNR が出来たが、エッジラフネスの影響が大きくなり、GNR が量子ドット的に振舞っ てしまうことが分かった. このため、幅数 nm 以下の GNR を用いた場合のデバイス本来の動作 や素子性能限界に関しては、現在の実験的手法で検証することは容易ではない.

そこで本研究では, 従来の Si-MOSFET の理論限界を超えるスイッチング特性を実現できる 新原理素子グラフェントンネルトランジスタ (GTFET) の開発に向け, 以下の項目を明らかにす ることを目指した.

- 1. GTFET の動作を原子スケールから解析し, 素子性能を決定しているパラメータを明らか にする.
- 2. これを基に, 既存の TFET よりも高い ON 電流 (>10  $\mu$ A/ $\mu$ m), 10<sup>8</sup> 以上の ON/OFF 比, SS < 60 mV/dec を達成するために必要な条件を明らかにする.
- 3. 論理回路に適用した場合に期待できる回路性能を明らかにする.

近年, WKB 近似を用いた GTFET の研究がされており, 優れた素子特性が得られることが報告 されている [53]. しかし, WKB 近似では価電子帯上端と伝導帯下端のエネルギーのみを考慮 しており, DOS については考慮していない. 1.2.3 で述べたように, DOS によって SS が変化す るため, 第一原理解析を用いて素子特性を解析する必要がある. また素子寸法の小さい TFET では, OFF 電流において S-D トンネリングによるリーク電流が支配的になることが報告されて いる [54]. p型領域とチャネル領域の接合領域, チャネルと n 型領域の接合領域に Induced gap state が現れる [32]. これらの影響を考慮するためには, 各ゲート電圧印加時のポテンシャルバ リア U(x) を精度良く求める必要がある. しかし, WKB 近似では U(x) を簡単なモデルで近似し て求めており, Induced gap state を考慮したモデルについては報告されていない. このため, よ り精度良く GTFET の素子特性を解析するためには, 第一原理解析を用いる必要がある.



図 2.1: GTFET の動作概念図. (a) OFF 状態. (b) ON 状態. 図中のパラボラは各領域のグラフェンの分散関係を, 小さい粒は電子を示している.

## 2.2 本論文の構成

本論文の構成をここに記す. 第1章, 2章では,本研究の全体的な背景,研究目的を述べた. 第 3章では,主にグラフェンが持つ電子構造や第一原理解析,解析したGTFETの構造について述 べる.まず,グラフェンの電子構造では,グラフェンが持つ電子状態について,数式を用いて説 明していく.そこから,グラフェンが高速な電子速度やディラックコーンを持つ理由を解説し ていく.第一原理解析についての項では,まずTight-binding model,非平衡グリーン関数法に 関する理論を説明する.次に,本研究で用いた,Landaur·Büttikerの式によるトンネル電流の計 算原理を記した後,本研究で用いたGTEFTモデルについての説明を行う.第4章では,幅の狭 いGNRチャネルを用いたGTFETの素子性能を解析し,そのソース・ドレインバイアス電圧 依存性,GNR幅及びチャネル長依存性について述べる.その後,GNR幅とチャネル長依存性の 解析結果を基に考案した,Constant U(x)スケーリング法について説明する.さらに,SS<60 mV/decとON/OFF比 $\geq 10^4$ を達成するために必要な素子寸法について述べる.第5章では,新 たに考案した素子構造について説明する.第6章では,GTFETを論理回路に適用した場合の回 路性能について述べる.第7章で本研究の成果をまとめ,今後の課題について述べる.

## 第3章 理論

### 3.1 半経験的計算法

量子力学は、1900年に M. Plank が黒体放射問題に対する解法として提示した、プランクの 法則に端を発している. Plank は, この式において, はじめてエネルギー量子仮説という考えが 導入され,以降,量子力学の研究が世界中で注目されるようになった.量子力学の研究が進む につれ, 第一原理計算の基礎となる, 自由電子近似や Bloch の定理などが生み出された. また, Augumented Olane Wave 法 (APW 法) やグリーン関数法 (Korringa・Kohn・Rostocker: KKR 法), 密度汎関数法 (Density Function Theory: DFT) 等の計算手法が開発され, 物質の中で起 こっている現象が分かるようになった [55]. 当初, 計算科学は一般にあまり広がらなかった.し かし、半導体産業においては、1950年以降に、1.1.1で述べたように集積回路内のデバイスの微 細化が進み、ナノスケールやアトムスケールにおける量子現象の影響を無視することが出来な くなった.このため、量子力学に基づいて物質の様々な性質をアトムスケールで解析できる計算 科学がデバイスの研究に用いられるようになった. そして, 現在ではコンピュータや計算手法, プログラムの発展により, 理論や実験と並び, 第三の科学とも呼ばれる分野にまで発展した. 計 算手法は, 第一原理計算と半経験的計算に分けることが出来る. 第一原理計算は, 実験的なパラ メータを用いず, 格子定数や結晶内における原子配置などの基本的なパラメータにより, 物質の 様々な性質を明らかにする手法である. 中でも, DFT は, 分子や固体, 生体分子, 機能性分子, ク ラスター等の様々な系を解析できるため,現在に至るまで計算科学分野を牽引してきた[56].し かし, DFT は多くの系に対して精度が高い解析が可能であるが, 計算コストが高く, 数百~数千 原子までしか計算が出来ない.一方,実験値パラメータを用いて計算を高速化する半経験的計 算法がある. このため, 計算コストが低く, DFT の数倍の原子数を扱える. また, パラメータに よっては, DFT よりも高精度な解析が可能な場合もある [57].

GTFET では, 1.1.4 で述べたように最適な構造やアトムスケール動作メカニズム, 素子性能の 理論限界を明確にするためには, 様々な構造や条件について解析する必要がある. そのため, 本 研究では半経験的手法が最適であると判断した.

17

#### 3.1.1 Tight-binding model

原子や分子, クラスタ (原子集団)等の物性を明らかにするためには, それらの Schrödinger 方 程式を解く必要がある. しかし, 水素原子以外に厳密に方程式を解くことは出来ない. そのため, この方程式を解く過程で断熱近似や独立電子近似, 有効質量近似等の様々な近似を用いる必要 がある. それらの近似方法の中に, 1928 年に F. Bloch により考案された Tight-Binding 近似が ある. Tight-Binding 近似は, 平面波の代わりに自由原子の波動関数を用い, 最近接原子へのホッ ピングのみを考慮する近似方法である. DFT などでよく用いられる Local Combination Atomic Orbitals (LCAO) 法も Tight-Binding 近似と同じく, 原子の波動関数を用いる. しかし, 固体結 晶を LCAO 法で表現しようとした場合, 数千~数万個単位の原子のそれぞれの軌道を線形結合 するため, 同じく数千~数万個に及ぶ係数を求めなければならない. この近似を用いた計算法の 例として, 1 個の原子を含んだ立方晶を考える. このとき, Schrödinger 方程式は, 以下のように なる.

$$-\frac{\hbar^2}{2m}\Delta\phi + E - U(\vec{r})\phi = 0 \tag{3.1}$$

ただし,  $U(\vec{r})$  は自由原子のポテンシャルである.この原子が集まり, 結晶を形成する.ここで, 隣接原子間の波動関数の重なりが小さい場合には, 格子ベクトル l のイオンが作るポテンシャル を  $U(\vec{r} - \vec{l})$  で近似できる.結晶ポテンシャルは, これらを結晶全体に足し合わせることによって, 以下のように表せる.

$$V(\vec{r}) = \sum_{l} U(\vec{r} - \vec{l}) \tag{3.2}$$

これより,結晶内を移動する伝導電子における Schrödinger 方程式は,以下のようになる.

$$-\frac{\hbar^2}{2m}\Delta\Psi + [E - V(\vec{r})]\Psi = 0 \tag{3.3}$$

Tight-Binding 近似では, 周期ポテンシャル場  $V(\vec{r})$  を運動している電子の波動関数  $\Psi(\vec{r})$  を原子の波動関数  $\phi(\vec{r})$  の重ね合わせで表される. また, Bloch の定理を満たすので,

$$\Psi(\vec{r}) = \sum_{l} exp(i\vec{k}\cdot\vec{l})\psi(\vec{r}-\vec{l})$$
(3.4)

となる. 任意の単位格子にある j 番目の原子の波動関数  $\psi_j(\vec{r})$  と, そこから格子ベクトル l だけ 離れた別の単位格子の j 番目の原子の波動関数  $\psi'_i(\vec{r})$  には, 次のような関係がある.

$$\Phi_j(\vec{r}) = exp(i\vec{k}\cdot\vec{l})\psi_j(\vec{r}-\vec{l})$$
(3.5)

これらより,全ての単位格子におけるj番目の原子の波動関数を N 個足すと,

$$\Phi_j(\vec{k}, \vec{r}) = \sum_{l}^{N} exp(i\vec{k} \cdot \vec{l}) \psi_j(\vec{k}, \vec{r} - \vec{l})$$
(3.6)

のようになる. ここで,  $\Phi_j(\vec{k}, \vec{r})$ を基底とすると, 固体結晶の波動関数  $\psi_j(\vec{k}, \vec{r})$ は, その線形結合 として, 次のように表せる.

$$\Psi_j(\vec{k}, \vec{r}) = \sum_{j=1}^n C_j \Phi_j(\vec{k}, \vec{r})$$
(3.7)

これより,原子軌道の個数だけあった係数が,一つの原子の個数 n まで減らすことが出来る.

次に, Tight-Binding 近似による Schrödinger 方程式の解法を示す. まず, 一電子に対する Schrödinger 方程式の両辺に Φ\* を左から掛けて全空間の積分をとると, 次のようなエネルギー *E* を求められる.

$$\mathcal{H}\Psi = E\Psi$$

$$\int \Psi^* \mathcal{H}\Psi d\vec{r} = E \int \Psi^* \Psi d\vec{r}$$

$$E = \frac{\int \Psi^* \mathcal{H}\Psi d\vec{r}}{\int \Psi^* \Psi d\vec{r}}$$
(3.8)

ここで, (8) 式を代入し, 行列要素  $H_{jj'}(\vec{k})$ ,  $S_{jj'}(\vec{k})$  を導入すると, 次式が得られる. ここで,  $H_{jj'}$  はそれぞれの原子軌道間のクーロン積分を,  $S_{jj'}$  は重なり積分を表している.

$$H_{jj'}(\vec{k}) = \int \Psi^* \mathcal{H} \Psi d\vec{r}$$
  

$$S_{jj'}(\vec{k}) = \int \Psi^* \Psi d\vec{r}$$
  

$$E = \frac{\sum_{j,j'=1}^n H_{jj'}(\vec{k}) C_j^* C_j}{\sum_{j,j'=1}^n S_{jj'}(\vec{k}) C_j^* C_j}$$
(3.9)

Eが極小となる場合は, EをC<sub>i</sub>で偏微分して0となるときであるので,

$$\frac{\partial E}{\partial C_j^*} = \frac{\sum_{j'=1}^n H_{jj'}(\vec{k})C_{j'}}{\sum_{j,j'=1}^n S_{jj'}(\vec{k})C_j^*C_{j'}} - \frac{\sum_{j,j'=1}^n H_{jj'}(\vec{k})C_j^*C_j}{(\sum_{j,j'=1}^n S_{jj'}(\vec{k})C_j^*C_j)^2} \sum_{j'=1}^n S_{jj'}(\vec{k})C_{j'} = 0$$
(3.10)

となる. ここで,  $\sum_{j,j'=1}^{n} S_{jj'}(\vec{k}) C_j^* C_j$ を両辺にかけ, (3.9) 式を利用すると, 以下のように変形で きる.

$$\sum_{j'=1}^{n} H_{jj'} C_{j'} = E \sum_{j'=1}^{n} S_{jj'} C_{j'}$$
(3.11)

この式において, n 列ベクトル C と n × n 正方行列 H, S を次のように定義する.

$$\mathbf{C} =^{t} (C_1, C_2, \cdots, C_n), H = H_{jj'}, S = S_{jj'}$$

この定義を用いて, (3.11) 式を変形し,  $\mathbf{C} \neq 0$  となるような解を得るには, 次式のようにならなければならない.

$$|H - ES|\mathbf{C} = 0 \tag{3.12}$$

この式は, 永年方程式と呼ばれる. この方程式を解くことで, 波数  $\vec{k}$  に対する, それぞれのエネ ルギー準位を求めることが出来る. Tight-Binding 近似では, この  $H_{jj'}$  と  $S_{jj'}$  を適当な距離の関 数とおき, 固有値問題を解くだけでバンド構造を解析することが出来る. ただし, 精度は, これ らのパラメータの値によって変動する. なお, この Tight-Binding method のセクションでは, 参 考文献として [58] と [59] を用いた.

#### 3.1.2 非平衡グリーン関数法を用いた電子密度の計算

アトムスケールでの素子性能解析は、素子における量子現象を明らかにし、それらを基にデバ イスの開発・改良を行う目的としている.通常、イオンの運動はボルン・オッペンハイマー近似 により、古典力学的に取り扱えるように出来る.Schrödinger 方程式におけるイオンポテンシャ ルVは、電子系のエネルギー E<sub>0</sub>に依存している.しかし、電子が持つエネルギーを求めるため には、多体系のSchrödinger 方程式を解く必要がある.この場合、Hの電子間の静電斥力ポテン シャル項により生じる各電子の相関により複雑になってしまい、厳密に解くことが出来なくなっ てしまう.よって、解が得られるようなモデルに置き換える近似が必要となる.ここで、遮蔽近 似を導入し、デバイスを電極領域と相互作用領域に分けた系(開放系)を考える.



図 3.1: デバイスモデルにおける電極領域と相互作用領域 左右のブロックはそれぞれソースと ドレイン電極を示している.

電極領域のポテンシャルエネルギーは、電子の運動が原子集団の Hamiltonian によって表される

ため, バルク系と同じになっている. ここで, ソースの化学ポテンシャルを μ<sub>L</sub>, ドレイン側の化 学ポテンシャルを μ<sub>R</sub> とする. ソース・ドレイン電圧 V<sub>DS</sub> により, 二つの電極の化学ポテンシャ ルは, 次のように表される.

$$\mu_L - \mu_r = -qV_{DS} \tag{3.13}$$

q は、電子素量を示す. この式は、二つの電極の化学ポテンシャルの差により、電子がソース側 からドレイン側へと常に移動していることを示している. ソース・ドレイン電圧を印加した場 合には、系が非平衡状態となってしまい、一つのフェルミ分布関数で電子分布を表現することが 出来なくなる. 電子密度を決めるためには、固有状態を全て明らかにした上で、それぞれの状態 の占有数を求めるため、各状態を左右どちらか一方の電子溜まりに割り当てる必要がある. 電 子の固有状態を左右への進行波に分けるため、境界条件に電極領域の結晶運動量  $\hbar k_L(R)$  を利用 し、それぞれのエネルギーに対応する Schrödinger 方程式の解  $\Psi_{kL}(\varepsilon)$  と  $\Psi_{kR}(\varepsilon)$  を求める. ここ で、 $\Psi_{kL}(\varepsilon)$  と  $\Psi_{kR}(\varepsilon)$  は散乱状態を示している. 入射した Bloch 波は、相互作用領域において弾 性散乱を起こし、反射波と透過波に分かれる. この散乱状態は、井戸型ポテンシャルでの透過係 数を求める際に用いる散乱状態と同じ計算方法で求めることが出来る. 散乱状態を求めた後、電 子密度を次式により計算する.

$$n(\vec{r}) = \sum_{k_L, k_R} [|\psi_{k_L}|^2 n_F(\varepsilon_{k_L} - \mu_L) + |\psi_{k_R}|^2 n_F(\varepsilon_{k_R} - \mu_R)]$$
(3.14)

この式において,  $n_F$  はフェルミ分布関数を,  $k_L \geq k_R$  は各電極の結晶運動量を,  $\varepsilon_{k_L} \geq \varepsilon_{k_R}$  は各電 極における散乱状態に対応するエネルギーを示している. 散乱状態を求めるには, 孤立した系や 周期をもつ系における電子状態の解析に利用されてきた解析方法とは別の解析方法が必要とな る. 散乱状態の計算に対しては, 近年の研究により, 有効なアルゴリズムが開発されている. し たがって, (3.14) 式から電子密度を求める場合には, 結晶運動量の総和をどのような方法で正し く評価するかが重要な焦点となる. この問題については, 非平衡グリーン関数 (Non-Equilibrium Green's Function : NEGF) を定式化することにより解決が可能である.

まず, 平衡状態のデバイスの場合の電子密度の導出を行う. 有限個の基底関数で波動関数を展開して, Hamiltonian を行列の各要素に適用させ, それぞれを電極領域と相互作用領域に分けていく. このとき, Hamiltonian は, 以下のように表される.

$$\bar{\mathcal{H}} = \begin{pmatrix} \bar{H}_{LL} & \bar{H}_{LI} & 0\\ \bar{H}_{IL} & \bar{H}_{II} & \bar{H}_{IR}\\ 0 & \bar{H}_{RI} & \bar{H}_{RR} \end{pmatrix}$$
(3.15)

ここで、 $\bar{H}_{LL}$ ,  $\bar{H}_{II}$ ,  $\bar{H}_{RR}$  はそれぞれの領域の Hamiltonian を、 $\bar{H}_{IL}$ ,  $\bar{H}_{I}\bar{H}_{IL}$  はソース及びドレイ ン電極領域と相互作用領域のカップリング項を示している. また、各要素の上部にある線は、 これらが行列であることを示している. この Hamiltonian に対応する固有状態は、散乱状態  $\psi_{k_L}(\varepsilon), \psi_{k_R}(\varepsilon)$  である.電子密度は、占有された全ての固有状態の総和によって求めることが可 能である.次に、Green 関数を用いて、電子密度の計算を行う.この方法では、散乱状態の計算を 行う必要がなくなる.電荷密度を Green 関数によって計算するためには、スペクトル密度演算 子  $\rho(\varepsilon)$  と電子の密度行列  $\hat{D}$ を導入する必要がある.完全系の基底でスペクトル密度演算子の対 角和をとると、電子密度は次式のように求められる.

$$n(\vec{r}) = Tr\hat{D} \tag{3.16}$$

エネルギーに対して電子密度を分解したものがスペクトル密度であるため,占有されているエ ネルギー状態の総和から全電子密度を求めることが出来る.

$$\hat{\rho}(\varepsilon) = \delta(\varepsilon - \hat{H}) \tag{3.17}$$

$$\hat{D} = \int_{-\infty}^{\infty} \hat{\rho}(\varepsilon) n_F(\varepsilon - \mu) d\varepsilon$$
(3.18)

 $\hat{D}$ の対角和をとって電子密度を求める. ここでは, 固有状態 { $\psi_{lpha}(\vec{r})$ } を完全系に対する基底として用いる.

$$n(\vec{r}) = \sum_{\alpha} \psi_{\alpha}^{*}(\vec{r}) \hat{D} \psi_{\alpha}(\vec{r})$$

$$= \sum_{\alpha} \int_{-\infty}^{\infty} \psi_{\alpha}^{*}(\vec{r}) \delta(\varepsilon - \hat{H}) \psi_{\alpha}(\vec{r}) \psi_{\alpha}(\vec{r}) n_{F}(\varepsilon - \mu) d\varepsilon$$

$$= \sum_{\alpha} \int_{-\infty}^{\infty} |\psi_{\alpha}(\vec{r})|^{2} \delta(\varepsilon - \hat{H}) \psi_{\alpha}(\vec{r}) n_{F}(\varepsilon - \mu) d\varepsilon$$

$$= \sum_{\alpha} |\psi_{\alpha}(\vec{r})|^{2} n_{F}(\varepsilon - \mu)$$
(3.19)
(3.19)
(3.19)

Green 関数を用いた場合, 電子密度は次式のように表される.

$$\hat{G}(\varepsilon) = \frac{1}{\varepsilon - \hat{H} + i\delta_+} \tag{3.21}$$

δ<sub>+</sub> は無限小の正の数を示している. ここでは, 系のスペクトル密度や電子密度を求めるために, Green 関数を利用している. Green 関数とスペクトル密度については, 複素関数論における以下 の関係式を用いることで関連付けることが出来る.

$$-\frac{1}{\pi}Im\frac{1}{x+i\delta_{+}} = \delta(x) \tag{3.22}$$

これより,

$$\hat{\rho}(\varepsilon) = \delta(\varepsilon - \hat{H})$$

$$\hat{D} = -\frac{1}{\pi} Im \frac{1}{\varepsilon - \hat{H} + i\delta_{+}} = -\frac{1}{\pi} Im \hat{G}(\varepsilon)$$
(3.23)

演算子を基底関数を用いて展開することで, (3.18), (3.18), (3.21), (3.21) を行列方程式に変える ことが出来る.

$$\bar{G}(\varepsilon) = [(\varepsilon + i\delta)\bar{S} - \bar{H}]^{-1}$$
(3.24)

$$\bar{\rho}(\varepsilon) = -\frac{1}{\pi} Im\hat{G}(\varepsilon)$$
 (3.25)

$$\bar{D} = \sum_{\alpha} |\psi_{\alpha}(\vec{r})|^2 n_F(\varepsilon - \mu)$$
(3.26)

$$n(\vec{r}) = \sum_{i,j} D_{ij} \phi_i(\vec{r} \phi_j^*(\vec{r}))$$
(3.27)

電極部分の影響について検討では、セルフエネルギーを用いて考える. 相互作用領域での Green 関数の行列  $G_{II}$  については、同じサイズの逆行列によって求めることができる. ここで、カッ プリング項である  $\tilde{H}_{LI} = H_{LI} - \varepsilon S_{LI}$ ,  $\tilde{H}_{RI} = H_{RI} - \varepsilon S_{RI}$  を摂動として利用する. ここで、  $\tilde{H}_{LI} = \tilde{H}_{RI} = 0$ とすると、非摂動の Green 関数  $G^0$  が計算でき、 $\bar{G}_{\epsilon}$ の式を各部ごとに対角化で きるようになる.

$$\bar{G}^{0}{}_{LL}(\varepsilon) = [(\varepsilon + i\delta)\bar{S}_{LL} - \bar{H}_{LL}]^{-1}$$
(3.28)

$$\bar{G}^{0}{}_{II}(\varepsilon) = [(\varepsilon + i\delta)\bar{S}_{II} - \bar{H}_{II}]^{-1}$$
(3.29)

$$\bar{G}^{0}_{RR}(\varepsilon) = [(\varepsilon + i\delta)\bar{S}_{RR} - \bar{H}_{RR}]^{-1}$$
(3.30)

ここで, 摂動項である  $\tilde{H}_{LI}$ ,  $\tilde{H}_{RI}$  を考慮すると, Dyson 方程式

$$\bar{G}(p) = G^{0}(p) + G^{0}(p) \sum(p)G(p)$$
(3.31)

より次式のような摂動 Green 関数を導出できる.ただし, (3.31) 式において,  $\sigma(p)$  はセルフエネ ルギーを示しており, p は粒子のエネルギーと運動量を表す 4 次元ベクトルである.

$$\bar{G}_{II}(\varepsilon) = \bar{G}_{II}^{0}(\varepsilon) + \bar{G}_{II}^{0}(\varepsilon) [\bar{\sum}_{II}^{L}(\varepsilon) + \bar{\sum}_{II}^{R}(\varepsilon)] \bar{G}_{II}(\varepsilon)$$
(3.32)

$$\sum_{II}^{L}(\varepsilon) = \tilde{H}_{IL}(\varepsilon)\bar{G}^{0}{}_{LL}(\varepsilon)\tilde{H}_{IL}(\varepsilon)^{\dagger}$$
(3.33)

$$\bar{\sum}_{II}^{R}(\varepsilon) = \bar{\tilde{H}}_{IR}(\varepsilon)\bar{G}^{0}{}_{RR}(\varepsilon)\bar{\tilde{H}}_{IR}(\varepsilon)^{\dagger}$$
(3.34)

この式において,  $\sum_{II}^{L}(\varepsilon)$  はソース電極と相互作用領域におけるカップリングの強度を,  $\sum_{II}^{R}(\varepsilon)$  は各電極のセルフエネルギーであり, 各電極と相互作用領域におけるカップリングの強度を示

す.このDyson方程式の項を整理すると、

$$\bar{G}(\varepsilon) = [(\varepsilon + i\delta)\bar{S}_{II} - \bar{H}_{II} - \bar{\sum}_{II}^{L}(\varepsilon) - \bar{\sum}_{II}^{R}(\varepsilon)]^{-1}$$
(3.35)

が得られる.

セルフエネルギーの決定には、電極での非摂動の Green 関数  $\bar{G}_{LL}^0$  を求める必要がある. しかし、 電極領域における Hamiltonian が半無限であるので、行列の反転によって  $\bar{G}_{LL}^0$  を求めることが 出来ない. 一方で、電極の Hamiltonian に周期性がある場合、 $\bar{G}_{LL}^0$  を計算することが出来る有用 なアルゴリズムがある. ここで、電極の Hamiltonian の行列表示  $\bar{H}_{LL}$  として、各周期のブロック  $\bar{H}_{L_1L_1} = \bar{H}_{L_2L_2} = \dots$  で表現し、各ブロックと隣接するブロックの相互作用のみを考慮する.

$$\bar{\mathcal{H}} = \begin{pmatrix} \ddots & & & \\ & \bar{H}_{L_3 L_3} & \bar{H}_{L_3 L_2} & \\ & \bar{H}_{L_2 L_3} & \bar{H}_{L_2 L_2} & \bar{H}_{L_2 L_1} \\ & & \bar{H}_{L_1 L_2} & \bar{H}_{L_1 L_1} \end{pmatrix}$$
(3.36)

それぞれの Hamiltonian とカップリング行列は, どちらも電極領域のバルク計算によって得られる. Green 関数の計算は, 再帰法を用いることで近似式を立てることが出来る. 以下の式は, その近似式である.

$$\bar{G}(\varepsilon)^{0[0]} = [(\varepsilon + i\delta)\bar{S}_{L_1L_1} - \bar{H}_{L_1L_1}]^{-1}$$
(3.37)

$$\bar{G}(\varepsilon)^{0[1]} = [(\varepsilon + i\delta)\bar{S}_{L_1L_1} - \bar{H}_{L_1L_1} - \bar{\tilde{H}}_{L_1L_2}\bar{G}^{0[0]}_{L_2L_2}\bar{\tilde{H}}_{L_2L_1}]^{-1}$$
(3.38)

$$\bar{G}(\varepsilon)^{0[2]} = [(\varepsilon + i\delta)\bar{S}_{L_1L_1} - \bar{H}_{L_1L_1} - \bar{\tilde{H}}_{L_1L_2}G^{\bar{0}[1]}{}_{L_2L_2}\bar{\tilde{H}}_{L_2L_1}]^{-1}$$

$$\vdots$$

$$(3.39)$$

この式において,[]内の数字は,反復計算回数を表している.

これまでの (3.13)~(3.40) の計算式より, *G<sub>LL</sub>* 及び電子密度を求められるようになる.しかし, Green 関数は実軸上に急勾配を持つため, 計算量が非常に多くなる.これを解決するためには, 複素関数論を用いて, 複素平面に拡張する必要がある.複素平面においては, Green 関数に急勾 配がなくなる.これにより, 複素平面に拡張した場合には, 実空間における計算量の 1/100 にま で減らすことが出来る.これも Green 関数を用いる重要な利点の一つである.

ここまでの計算は, 直接的にバイアス電圧を印加した状態に直接適用できない. バイアス電圧 を印加した場合, 各電極は異なる化学ポテンシャルを持つ. このとき, スペクトル密度は, 各電 極からの寄与  $\hat{\rho}^L$ ,  $\hat{\rho}^R$  に分けられる.

$$\hat{\rho}(\varepsilon) = \hat{\rho}^L(\varepsilon) + \hat{\rho}^R(\varepsilon)$$
(3.40)
非平衡状態における密度行列 D は, 次式のように表される.

$$\hat{D} = \int_{-\infty}^{\infty} d\varepsilon \left[ \hat{\rho}^L(\varepsilon) n_F(\varepsilon - \mu_L) + \hat{\rho}^R(\varepsilon) n_F(\varepsilon - \mu_R) \right]$$
(3.41)

この式より, それぞれの化学ポテンシャルにしたがって, 占有されたソース及びドレイン電極の 状態が寄与していることが分かる. このスペクトル密度の分割は, NEGF より求められる. これ により, 各スペクトル密度は次式のように表される.

$$\bar{\rho}^{L}(\varepsilon) = -\frac{1}{\pi}\hat{G}(\varepsilon)Im\hat{\sum}^{L}(\varepsilon)\hat{G}(\varepsilon)^{\dagger}$$
(3.42)

$$\bar{\rho}^{R}(\varepsilon) = -\frac{1}{\pi}\hat{G}(\varepsilon)Im\hat{\sum}^{R}(\varepsilon)\hat{G}(\varepsilon)^{\dagger}$$
(3.43)

密度行列も同様に求められる.両側の化学ポテンシャルより小さい領域とソース・ドレインの 化学ポテンシャルの間のバイアス窓にエネルギー軸を分割して考える.したがって,

$$\hat{D} = \hat{D}^{eq} + \hat{D}^{neq} \tag{3.44}$$

ここで,  $\mu_L < \mu_R$  であるとき,  $\hat{\rho}(\varepsilon)$  と  $\hat{D}$  の式より,

$$\hat{D}^{eq} = \int_{-\infty}^{\infty} \hat{\rho}(\varepsilon) n_F(\varepsilon - \mu_L) d\varepsilon$$
(3.45)

$$\hat{D} = \int_{-\infty}^{\infty} [\hat{\rho}^R(\varepsilon) [n_F(\varepsilon - \mu_R) - n_F(\varepsilon - \mu_L)] d\varepsilon$$
(3.46)

 $D^{eq}$ は,系が平衡状態の際の密度行列と同じ計算であり,複素積分を用いることが可能である. 一方, $D^{neq}$ は $\hat{\rho}^R$ が解析関数ではないために,複素平面への拡張が出来ない.よって,実空間上で計算する必要がある.このため,バイアスが大きな系の場合には $D^{neq}(\varepsilon)$ の計算に多くの時間が必要となる.このセクションは,[61]を参考文献として用いた.

#### 3.2 グラフェンの電子状態

炭素原子一層からなるグラフェンでは,後方散乱の消失効果やクライントンネリング現象,分数 量子ホール効果等の特異な伝導現象が現れることが知られている.これらの現象は,グラフェン の電子構造に由来している.1.1.3 で述べたように,グラフェンは,グラファイト同様に *sp*<sup>2</sup> 炭素 原子が平面内でハニカム状に共有結合しており,複数層グラフェンの各層間はファンデルワー ルス力で結合している.この *sp*<sup>2</sup> 混成軌道は,炭素原子の 2*s*, 2*p*<sub>x</sub>, 2*p*<sub>y</sub> 軌道からなり,これらの軌 道内の3つの価電子は隣接原子とのσ結合に使われる.残りの*p*<sub>z</sub>の価電子はπ電子となり, 2*p*<sub>z</sub>



図 3.2: グラフェンの結晶構造 (a) グラフェンシート (b) ブリルアンゾーン

軌道がフェルミエネルギー近傍の電子状態において支配的であることから、 グラフェンの電子 物性及び電気伝導に大きく寄与する. グラフェンの電子構造を考える上で、最近接のみのホッピ ングを考慮する Tight-Binding Model は簡便に近似が可能である. 図 3.2(a) は、 グラフェンシー トである. グラフェンは, 格子定数が a = 2.46 Å であり, 隣接する原子間の距離は, 1.42 Å であ る. また, 基本並進ベクトルは  $\vec{a_1} = (a,0), \vec{a_2} = (a/2,\sqrt{3}/2)$  で表される. 図中の破線で菱形に 囲った領域は、グラフェンの単位胞を示している. グラフェンの特徴的な特性は、この単位胞内 の二つの非等価原子に起因している. これらは同じ炭素原子ではあるが, 基本並進ベクトルの移 動では重ならないため,便宜上それぞれをA原子及びB原子として区別して扱う.図3.2(b)は, グラフェンにおける第一ブリルアンゾーンを示している. ここで, 各頂点 K, K' は, それぞれ K  $=rac{2\pi}{a}(1/3,2/3), K' = rac{2\pi}{a}(2/3,0),$ 中心点は $\Gamma = (0,0)$ である. 波数空間で積分計算を行う場合 には、この Γ と K', K と K' の中点に当たる M で囲まれた領域 (irreducible BZ) だけを計算す ればよい. まず、 グラフェンのフェルミエネルギー近傍の電子状態が massless relativistic Dirac 程式の形式に従い、バンド構造にディラックコーンと呼ばれる接触点が現れることを示す. グラ フェンの格子上を各π電子が移動すると考えると、隣接する炭素原子への飛び移り確率が一番 高くなる.そこで、隣接原子間での飛び移りに注目して Tight-Binding model を組み立てる. A 原子に対する波動関数を  $\psi_A$ , B 原子に対する波動関数を  $\psi_B$  とすると, Hamiltonian :  $\mathcal{H}$  は次の ように表される.

$$\mathcal{H} = \begin{pmatrix} \langle \psi_A | H | \psi_A \rangle & \langle \psi_A | H | \psi_B \rangle \\ \langle \psi_B | H | \psi_A \rangle & \langle \psi_B | H | \psi_B \rangle \end{pmatrix}$$
(3.47)

この式において,対角要素は各原子が持つπ軌道の持つエネルギーを,非対角要素はAB原子間 における電子の遷移確率を示している.ただし,対角要素は同じ炭素原子であるので,同じエネ ルギーを持つ.よって,対角要素は,全体のエネルギーを上下にシフトさせるだけなので,以下 のように仮定できる.

$$\langle \psi_A | H | \psi_A \rangle = \langle \psi_B | H | \psi_B \rangle = 0 \tag{3.48}$$

また,非対角要素に関しては,飛び移り積分を γ0 とすると,

$$\langle \psi_A | H | \psi_B \rangle = \langle \psi_B | H | \psi_A \rangle = -\gamma_0 \sum_{i=1}^3 \exp(i\vec{k} \cdot \vec{\tau_i}) \qquad (\tau_i = 1, 2, 3) \qquad (3.49)$$

となる. ここで,  $\vec{k}$  は波数ベクトルを,  $exp(ik \cdot \tau_i)$  は A や B 原子に隣接する 3 つの B 原子と A 原 子に  $\pi$  電子が飛び移る時の Bloch 位相を示している.  $\gamma_0$  は, 隣接原子への飛び移りのしやすさ を表している. 位相部分である指数部を  $f(\vec{k})$  とすると, Schrödinger 方程式は, 以下のように表 される.

$$\begin{pmatrix} 0 & -\gamma_0 f(\vec{k}) \\ -\gamma_0 f(\vec{k})^* & 0 \end{pmatrix} \begin{pmatrix} |\psi_A(\vec{k})\rangle \\ |\psi_B(\vec{k})\rangle \end{pmatrix} = E \begin{pmatrix} |\psi_A(\vec{k})\rangle \\ |\psi_B(\vec{k})\rangle \end{pmatrix}$$
(3.50)

ここで,

$$\begin{pmatrix} |\psi_A(\vec{k})\rangle \\ |\psi_B(\vec{k})\rangle \end{pmatrix} \neq 0$$
(3.51)

となり、エネルギー固有値 Eは、以下の式を解くことで求めることが出来る.

$$\det \begin{pmatrix} E & -\gamma_0 f(\vec{k}) \\ -\gamma_0 f(\vec{k})^* & E \end{pmatrix} = 0$$
(3.52)

これより,以下の式が得られ,価電子バンド及び伝導バンドの二つのエネルギー分散を求められる.

$$E = \pm \gamma_0 \sqrt{f(\vec{k})f(\vec{k})^*} = \pm \gamma_0 |f(\vec{k})|$$
(3.53)

$$= \pm \gamma_0 \sqrt{3 + 2\cos^2(\frac{k_x a}{2}) + 4\cos(\frac{k_x a}{2})\cos(\frac{\sqrt{3}}{2}k_y a)}$$
(3.54)

図 3.3 は, (3.54) 式をプロットしたものである. この図を見ると, 上下のバンド構造がパラボラ状 になっており, *K* と *K*' 近傍では分散関係が円錐状になっていることが見てとれる. これは, ディ ラック・コーンと呼ばれる分散関係である. また, この図より, *K* と *K*' が二つのバンドの交点

(ディラック・ポイント) となっており, この交点で二つのバンドが線形的に交わっていること が分かる. また, これらの交点は *E* = 0 で交わっているため, グラフェンがゼロギャップ半導体 であることがこの図から分かる. この交点近傍では, 電子が質量を持たず, スピン 1/2 の Dirac 方程式で示される Dirac 粒子と同じく, 相対論的粒子の形式をとる. このため, グラフェン中の 電子は, ディラック・フェルミオンとも呼ばれる.

次に, グラフェンのフェルミ速度を求める. K 及び K' 近傍で  $f(\vec{k})$  を 1 次項まで Taylor 展開 すると, 次のような式が得られる.



図 3.3: グラフェンの分散関係. 黒枠の拡大図は、グラフェンのディラックコーンを示す.

$$f(\vec{k} + \vec{K'}) \simeq f(\vec{K'}) + \left[\frac{\partial}{\partial k_x} f(\vec{k})\right]_{\vec{k} = \vec{K'}} k_x + \left[\frac{\partial}{\partial k_y} f(\vec{k})\right]_{\vec{k} = \vec{K'}} k_y$$
$$= 0 - \frac{\sqrt{3a}}{2} k_x + \frac{\sqrt{3a}}{2} k_y$$
$$= \frac{\sqrt{3a}}{2} (-k_x + k_y) \tag{3.55}$$

(3.55) 式では, バンド分散を*k* で微分している. この値は, フェルミ速度に等しい. したがって,  $E = \hbar \nu_F$ とし,  $\gamma_0$  と (3.55) 式の係数と合わせると, 次のようなフェルミ速度  $\nu_F$  が得られる.

$$E = \hbar \nu_F = \pm \frac{\sqrt{3}a}{2} \gamma_0 \qquad (3.56)$$
$$\simeq 10^6 \ m/s$$

この式において, ħ は換算プランク定数 (Dirac 定数) である.

ナノリボンに加工されたグラフェンナノリボン (GNR) の場合には, グラフェンシートは異なり, エッジ端の形状によって金属的な性質を持つ Zigzag 型と半導体的な性質を持つ Armchair 型 に分かれる. 図 (3.4) に, それぞれの GNR の構造を示す.



図 3.4: エッジ構造によるグラフェンナノリボン (GNR) の分類 (a)Zigzag 型 (b)Armchair 型, N は GNR 幅 W を表すときに用いる.

この図では, エッジ端を水素で終端している. 図 3.4(a) は Zigzag 型 GNR を示している. Zigzag 型 GNR の場合, フェルミエネルギーにおいて極めて平坦なバンド構造を持つ. この特異な電子状 態は, エッジ端を起点として構築される非結合性軌道により説明が出来る. Tight-Binding model において, エッジ端に沿った任意の位置の2配位サイトの係数を, Blochの定理を満足するように  $e^{ikm}$ 与えると, それらの点を起点として非結合性軌道の条件に当てはまるような解が得られる. エッジ端の2配位サイトを含む副格子の方をAとした場合, Aの副格子だけがこの解の軌道係 数を持つ. これより, Zigzag 鎖上での電荷密度は  $cos^{2(n-1)}(k/2)$  に比例するため,  $2\pi/3 \leq |k| \leq \pi$ の間のみで波動関数が物理的意味を持つので, E = 0となる平坦なバンドが形成される.  $k = \pi$ の場合, Zigzag 端に沿って, 2配位サイトに電子が局在する. kが  $\pi$  から離れるほど徐々に面内 に浸透し,  $k = 2\pi/3$  においてはグラフェンシートの K 点の状態と等しくなる. 一方, Armchair 型の場合は, カーボンナノチューブと同様に, 幅によって金属的な性質と半導体的な性質に分かれる [62]. 図 3.4(b) は, Armchair 型 GNR の構造を示している. エッジ端において, 2 つ副格子 が並ぶため, 解の軌道係数を両方の副格子が持つことになる. これにより, 半導体的な性質を持 つようになる. GNR 幅を図 3.4(b) に示した N のように数えるとしたとき, 幅  $3N - 1(\alpha$ -GNR) の場合に, 幅  $3N(\beta$ -GNR) や  $3N + 1(\gamma$ -GNR) よりもバンドギャップが1桁小さくなり, 金属的



図 3.5: Armchair GNR のバンドギャップと GNR 幅の関係.

に振舞う.このときのそれぞれの GNR 幅のバンドギャップは,以下の式で近似的に求められる.

$$E_a^{\alpha-GNR} = 0.04eV/W(nm) \tag{3.57}$$

$$E_q^{\beta-GNR} = 0.86eV/W(nm) \tag{3.58}$$

$$E_q^{\gamma-GNR} = 1.04eV/W(nm) \tag{3.59}$$

このグラフェンの電子状態についての項は、[63]を参考資料として用いた.

#### 3.3 トンネル電流の計算原理

本研究では、Tight-Binding model と EHT を用いて、グラフェンの電子状態を自己無頓着 (Self-Consistent) に計算した. この計算から得られた Self-Consistent な Hamiltonian を用いることで、 デバイス中を流れるコヒーレントな電子輸送を計算できる. コヒーレント輸送は、散乱状態に よって記述できる. それぞれの散乱状態に対する輸送係数は、次のように表される.

$$T_k = \sum_{k'} t^{\dagger}_{kk'} t_{kk'} \tag{3.60}$$

この式において,  $t_{kk'}$ は,相互作用領域を介して反対側の電極に波数 k で伝わる波の割合を示す. 電流は, Landauer・Bütikkerの式において,占有された全電子流の総和で表される.一例として, 図 3.6 を用いて説明する. この図は, バイアス電圧を印加した際のソース及びドレインの化学ポ テンシャルと平衡状態でのフェルミエネルギー, 透過スペクトラムを示している. ソース・ドレ インに電圧を印加すると, 図 3.6 のように化学ポテンシャルのシフトが起こり, それぞれ  $\mu_L$ と  $\mu_R$ のようにフェルミエネルギーからエネルギー位置がシフトする. この時, キャリアがトンネ リングする領域において, ソース・ドレイン間で電子が移動することで電流が発生する. このと きの各電子流は,  $enV_kT_k$ で与えられる. n は長さ L で規格化された電子密度であり,  $V_k$  は電子 波の群速度を表している. また,  $T_k$  によって, 伝播した電子波の割合が分かる. k をソース電極 →ドレイン電極へと向かう散乱状態の結晶運動量, -k'をドレイン電極→ソース電極へ向かう 散乱状態の結晶運動量とすると, 電流は次式のように表される.

$$I = -\frac{e}{L} \sum_{k} V_{k} T_{k} n_{F} (\varepsilon_{k} - \mu_{L}) - \frac{e}{L'} \sum_{-k'} V_{-k'} T_{-k'} n_{F} (\varepsilon_{-k'} - \mu_{R})$$
(3.61)

n<sub>F</sub>はフェルミ分布関数であるため,占有された電子状態からの寄与だけを考慮できる. k に関する和は,スピン自由度を考慮して2倍にし,積分に置き換えることで,以下のように変換できる.

$$\sum_{k} \to 2 \times \frac{L}{2\pi} \int dk \tag{3.62}$$

この式を用いると, (3.61) は次式のように変換できる.

$$I = \frac{2e}{h} \int_{-\infty}^{\infty} d\varepsilon [T_R(\varepsilon) n_F(\varepsilon - \mu_R) - T_L(\varepsilon) n_F(\varepsilon - \mu_L)]$$

$$T_L(\varepsilon) = \sum_k T_k \delta_{\varepsilon_k = \varepsilon}$$

$$T_R(\varepsilon) = \sum_{-k'} T_{-k'} \delta_{\varepsilon_{-k'} = \varepsilon}$$
(3.63)

ここで、Hamiltonian の時間反転対称性より、 $T_L = T_R$ とならなければならない. この式より、

$$I = \frac{2e}{h} \int_{-\infty}^{\infty} d\varepsilon \ T(\varepsilon) [n_F(\varepsilon) - n_F(\varepsilon - \mu_L)]$$
(3.64)

この式の輸送係数については, Green 関数を用いることによって求めることが出来る. NEGF の 理論に従うと,

$$T_{\varepsilon} = T_r [Im \hat{\sum}_L(\varepsilon) \hat{G}^{\dagger}(\varepsilon) Im \hat{\sum}_R(\varepsilon) \hat{G}(\varepsilon)]$$
(3.65)

となる. したがって, これらより, デバイス内を流れる電流値を計算することが出来る. このセ クションは, [61] を参考資料として用いた.



図 3.6: トンネル電流の計算原理 左図はバイアス印加時のソース及びドレインにおける化学ポ テンシャルを,右図はバイアス印加時の透過スペクトラムを示す.

#### 3.4 解析モデル

本研究では、図3.7に示すような3制御電極を用いた構造を基本として第一原理解析を行った. ソース・ドレイン電極領域には、金属的な性質を持つ Armchair 型を用い、電極領域以外には半 導体的な性質を持つ Armchair 型を用いた. 各領域のポテンシャルの変調には, Muller らと同様 に静電ドーピング法を用いる. ここでは, Gate 1と Gate 3 によりポテンシャル変調を行い, p型 およびn型領域を形成する.また、Gate 2は、チャネル領域のポテンシャルエネルギーを変調し、 スイッチングを行う. ここで, GTFET の素子特性を詳細に解析するため, GNR 幅 0.93 nm (N = 7), ゲート絶縁膜を厚さ 0.1 nm の SiO<sub>2</sub>(比誘電率 : 4.0 ε<sub>0</sub>) とした. 幅 1 nm 以下の GNR を作製 する方法として,ショール縮環反応と鈴木-宮浦クロスカップリングを用いた方法が報告されて いる [64]. このゲート絶縁膜は非常に薄く, 実際に作製することは容易ではない. しかし, 等価酸 化膜で考えた場合,厚さ 1nm の HfO<sub>2</sub> (比誘電率 : 40 ε<sub>0</sub> [65])の絶縁膜に置き換えることが出来 る. 厚さ 1nm の絶縁膜については, M. Suzuki らによって報告されている [66]. ゲート電極間の ギャップは1 nm とした. このサイズのギャップ形成は難しいが, 将来的に Electromiglation[67] やヘリウム収束イオンビームミリング (HIM)[68] を用いることで, 安定に形成できるようにな ることが期待できる. 静電ドーピングを用いた GTFET では, p-i-n 構造を形成するためにドー ピング電圧を印加する必要があり、ゲート電極数が合計で5つとなる.ゲート電極数を減らす方 法として, 電圧反転レギュレータを用いた Gate 1と Gate 3の統合 [69], ソース・ドレイン電極 への仕事関数が異なる金属の利用 [70], [71] する方法が提案されている.

素子性能の解析に当たり、以降の章では ON 電流, OFF 電流, SS を図 3.8 のように定義した.

ON 電流は, 計算したゲート電圧範囲でのドレイン電圧の最大値とした.  $SS_{3order}$ は, ドレイン電流が3桁増加するときの SS を,  $SS_{0.1V}$ は, ゲート電圧が 0.1 V 変わるときの SS を示している.

本研究の解析は,全てバリスティック伝導の範囲で行っており,グラフェンにおけるフォノン 散乱の影響は考慮しない.また,計算コストを低減するため,基板からの影響も無視している.



図 3.7: 解析した GTFET の概念図. 赤色の領域は p 型領域を, 青色の領域は n 型領域を形成す るためのゲート電極を示している.



図 3.8: 各素子特性の定義

# 第4章 GTFETの素子特性

#### 4.1 ソース・ドレインバイアス電圧依存性

まず, GTFET における各素子特性のバイアス電圧依存性を解析した. 図 4.1(a) では, 低バイ アス電圧になるにつれて, 伝達特性の電流値が全体的に下がり, 高電圧側にシフトしていくこと が分かる. 最大 ON 電流は, V<sub>Bias</sub> = 0.5 V で 1282.1  $\mu$ A/ $\mu$ m (V<sub>g2</sub> = 1.5 V), V<sub>Bias</sub> = 0.05 V で 85.1  $\mu$ A/ $\mu$ m (V<sub>g2</sub> = 1.5 V) を得た. この結果は, ゲート電圧は高いものの, GTFET では従来の MOSFET[72] と同等の ON 電流が得られる可能性があることを示す. また, 低いバイアス電圧に おいても, 既存の TFET よりも高い ON 電流を達成した. V<sub>Bias</sub> = 0.5 V において, OFF 電流は 0.16 pA/ $\mu$ m となり, ON/OFF 比が 7×10<sup>9</sup> が得られ, 既存の TFET(図 1.8) よりも ON/OFF 比が 高くなった. OFF 電流と最大 ON 電流は, バイアス電圧とともに増大する (図 4.1(b)). OFF 電流 は ON 電流よりもバイアス電圧よる変化が大きい. このため, ON/OFF 比がバイアス電圧とと もに減少する. この OFF 電流の差は, OFF 状態でのポテンシャルバリアの高さの違いに 起因す る. 図 4.2 に V<sub>Bias</sub> = 0.5 V と 0.05 V のときの OFF 状態でのバンド構造を示した. V<sub>Bias</sub> = 0.05 V の場合, バリアが高くなり, 透過スペクトルのピークが V<sub>Bias</sub> = 0.5 V よりも低くなる. この ため, 低いバイアス電圧ほど OFF 電流が低くなる. SS<sub>0.1V</sub> のバイアス電圧依存性を図 4.3(a) に 示す. この図では, ある一定のバイアス電圧値以上で *SS*<sub>0.1V</sub> がほとんど安定しており, 低いバイアス電圧範囲で急激に増大することが分かる. これは, ソースとドレインのフェルミ分布関数の ズレに起因している. *SS* とバイアス電圧の関係を以下の式から導く.



図 4.1: 伝達特性のソース・ドレインバイアス電圧依存性. (a) 各バイアス電圧印加時の伝達特 性. (b) OFF 電流と最大 ON 電流の推移. (c) ON/OFF 比の推移.

$$SS^{-1} = \frac{dlog(I_d)}{dV_a} \tag{4.1}$$

$$I_d = \frac{2q}{\hbar} T_{WKB} \int_{-\infty}^{\infty} F_{Bias}(E) dE$$
(4.2)

$$T_{WKB} = exp(\frac{-\pi E_g W_T}{4\hbar V_F}) \tag{4.3}$$

$$F_{Bias}(E) = F_s(E) - F_d(E)$$

$$(4.4)$$

$$F_{s/d} = \frac{1}{1 + exp(\frac{E - E_{FS/FD}}{k_B T})}$$
(4.5)

各バイアス電圧における  $F_{Bias}$ の関数を図 4.3(b) に示す.この図より,  $V_{Bias} < 0.1$  Vでは  $F_{Bias}$ のピーク値がバイアス電圧とともに減少することが分かる.計算したデバイスでは,  $E_{FS}$ でバンド間トンネリングが起こり始める.このエネルギーでの  $F_{Bias}$ の値のバイアス電圧依存性を見ると,  $V_{Bias} < 0.1$  V で急激に小さくなることが分かる.これにより,ドレイン電流は急激に減少する (図 4.3(c)).また,  $E_{FS}$ 付近での  $F_{Bias}$  関数の傾きも小さくなる.これらの作用により,低



図 4.2: 異なるバイアス電圧でのバンド構造と透過スペクトル. (a) V<sub>Bias</sub> = 0.5V の時のバンド 構造と透過スペクトル. (b) V<sub>Bias</sub> = 0.05V の時のバンド構造と透過スペクトル. (a) と (b) はど ちらも Gate 2 電圧は 0 V のものを示す.



図 4.3:  $SS_{0.1V}$ のバイアス電圧依存性と  $F_{Bias}$  値の関係. (a) 各バイアス電圧における  $SS_{0.1V}$ . (b) 各バイアス電圧における  $F_{Bias}$  関数. (c) 各バイアス電圧における  $E_{FS}$  での  $F_{Bias}$  の値. (a) の赤線は開発した近似モデルを示す.

バイアス電圧下で SS が急激に増大する. ここで, SS とバイアス電圧の近似式を導く. まず, SS を抽出している 2 点のゲート電圧におけるトンネル透過率 T<sub>WKB</sub> がバイアス電圧によって変化 しないと仮定する. SS を式 (4.6) のように変換する.

$$SS^{-1} = \frac{dlog(I_d)}{dV_g}$$

$$= \frac{dlog(T_{WKB})}{dV_{ds}} \times \frac{dV_{ds}}{dV_g} + \frac{dlog(IF_{Bias}(E))}{dV_{ds}} \times \frac{dV_{ds}}{dV_g}$$

$$= \frac{dlog(IF_{Bias}(E))}{dV_{ds}} \times \frac{dV_{ds}}{dV_g}$$
(4.6)

ここで,式 (4.6) は次の式で近似できる.

$$SS = \frac{1}{n \times F_{Bias}(E_{FS})} \tag{4.7}$$

nはフィッティングパラメータであり、ここではn = 66.5とすることで NEGF の結果と良い一致を示した. この SS とバイアス電圧の関係は、実験的に SS < 60 mV/decを観測するためにはバイアス電圧が重要なパラメータであるとことを示す.

#### 4.2 GNR 幅依存性

次に,各素子性能における GNR 幅の影響を解析した.表4.1 に解析した素子の寸法と電圧設定を示す.図4.4 は,伝達特性と各 GNR 幅でのそれぞれの素子性能を示している.ここでバイアス電圧は,Drain Induced Barrier Thinning (DIBT)[74]の影響を最低限に抑えるため,バンドギャップの半分以下の大きさに設定した.GNR 幅を広げていくと,伝達特性が同じような形状を維持しながら,高電流,低ゲート電圧側にシフトしていくことが分かる (図4.4(a)).図4.4(b)と(c)を見ると,OFF 電流が広い GNR 幅で急激に増大し,ON 電流が緩やかに増大することが分かる.この OFF 電流と ON 電流の異なる増加率により,ON/OFF 比は GNR 幅が広くなるほど低くなる.OFF 電流と ON 電流の増加は,どちらも U(x) に起因している.しかし,OFF 状態での U(x) のほうがバンドギャップによる変化が大きいため,OFF 電流のほうが ON 電流よりもGNR 幅の影響を強く受ける.一般にトンネル透過率 T<sub>WKB</sub> は,

$$T_{WKB}(E) = exp(-\frac{2}{\hbar} \int_{-\infty}^{\infty} \sqrt{2m[U(x) - E]} dx)$$

$$(4.8)$$

のように表される.特に,GTFET におけるトンネル確率は式 (4.3)のように近似できる.この 式を見ると,図4.5にGNR幅1.6 nmと2.4 nmのOFF 状態とON 状態におけるバンド構造を

| GNR 幅 | バンドギャップ | チャネル長 | $\mathrm{V}_{g1} \ / \ \mathrm{V}_{g3}$ | $V_{Bias}$ |
|-------|---------|-------|-----------------------------------------|------------|
| (nm)  | (eV)    | (nm)  | (V)                                     | (V)        |
| 0.9   | 1.25    | 10    | $\pm 1.05$                              | 0.5        |
| 1.6   | 0.68    | 10    | $\pm 0.75$                              | 0.3        |
| 2.4   | 0.45    | 10    | $\pm 0.55$                              | 0.2        |

表 4.1: GNR 幅の解析で用いた素子構造と電圧設定

示す. OFF 状態のバンド構造を比較すると, GNR 幅 1.6 nm のバンドギャップが大きいために U(x) の面積が広くなり, S-D トンネリングによるリーク電流が小さくなることが分かる. ON 状 態でもバンドギャップの差により U(x) が変化するが, トンネル接合領域での U(x) が非常に小 さく, バンドギャップによる影響が小さい. また, 二つの GTFET で ON 状態のトンネル距離が 同じになった. これらより, トンネル確率が U(x) によって指数関数的に変化するため, 幅の広 い GNR では OFF 電流が急激に増大し, ON 電流は GNR 幅とともに緩やかに増大する. また, OFF 電流の急激な増大により, 図 4.4(e) に示すように SS が増大する. 特に, GNR 幅 2.4 nm で は SS が 60 mV/dec を超えており, これ以上の GNR 幅では SS < 60 mVdec を達成できないこ とを示している.



図 4.4: 素子性能の GNR 幅依存性. (a) 伝達特性. (b) OFF 電流, (c) ON 電流, (d) ON/OFF 比, (e) *SS*<sub>3order</sub> の GNR 幅依存性.



図 4.5: 異なる GNR 幅でのバンド構造. (a) GNR 幅 1.6 nm の OFF 状態と (b) ON 状態におけ るバンド構造. (c) GNR 幅 2.4 nm の OFF 状態と (d) ON 状態におけるバンド構造. (a) と (b) の右側の図は, スペクトル電流のエネルギー分布を示している.

#### 4.3 チャネル長依存性

次に, チャネル長による影響を解析した. 解析した素子寸法と電圧設定を表4.2 に示す. 図4.6 は, 伝達特性と各チャネル長でのそれぞれの素子性能を示している. チャネルを長くしていく と, 低ゲート電圧領域での OFF 電流が数桁ずつ減少していくことが分かる (図4.6(a)). OFF 電 流は, S-Dトンネリングによるリーク電流が小さくなるため, チャネル長とともに指数関数的に 指数関数的に減少していく. 一方, チャネル長によって ON 状態のトンネル距離が変化しない ため, ON 電流はほぼ一定になる. これにより, ON/OFF 比はチャネルが長いほど高くなる. 図 4.6(e)を見ると, チャネル長によって SS が5 mV/dec 以下にまで低減されていることが分かる. これは, SS がチャネル領域の伝導帯下端のバンド曲がりに依存しているためであり, このバン ド曲がりが平坦であるほど急峻な SS となる (図4.7). トンネル距離は, 伝導帯下端のバンドに 従って変化する (ドレイン電流の増加がチャネル領域のバンド曲がりに依存する). このため, バンド曲がりが平坦であるほどトンネル距離がゲート電圧によって急峻に変化し, SS が低くな る. このチャネル長の解析の結果は, 幅が広い GNR でもチャネルを長くすることで低い OFF 電流と SS が期待できることを示唆している.



図 4.6:素子性能のチャネル長依存性. (a) 伝達特性. (b) OFF 電流, (c) ON 電流, (d) ON/OFF 比, (e) *SS*<sub>3order</sub> のチャネル長依存性.



図 4.7: 異なるチャネル長でのバンド構造と*SS*との関係. (a) チャネル長 10 nm の OFF 状態に おけるバンド構造. (b) チャネル長 20 nm の OFF 状態におけるバンド構造.

| GNR 幅 | バンドギャップ | チャネル長 | $V_{g1} / V_{g3}$ | V <sub>Bias</sub> |
|-------|---------|-------|-------------------|-------------------|
| (nm)  | (eV)    | (nm)  | (V)               | (V)               |
| 0.9   | 1.25    | 10    | $\pm 1.05$        | 0.5               |
| 0.9   | 1.25    | 20    | $\pm 1.05$        | 0.5               |
| 0.9   | 1.25    | 30    | $\pm 1.05$        | 0.5               |

表 4.2: チャネル長の解析で用いた素子構造と電圧設定

## 4.4 Constant U(x) スケーリング法

GNR 幅とチャネル長解析から, 幅の広い GNR でもチャネルを長く設計することにより低い OFF 電流が得られる可能性があることが分かった. これに基づき, 本研究では, 新たな素子ス ケーリング法として"Constant U(x) スケーリング法"を考案した. このスケーリング方法の概念 図を図 4.8 に示す. この方法では, GNR 幅とチャネル長が異なる二つの素子において, OFF 状 態のトンネル確率が一致するように素子を設計することにより, 二つの素子で S-D トンネリン グの OFF 電流が等しくなる. これにより, GNR 幅依存性の解析で問題になっていた S-D トン ネリングによるリーク電流を小さくなり, 低い SS が期待できる. ここで, OFF 状態でのポテン シャルバリア (トンネル確率の式中の積分) がチャネル領域のバンドギャップとチャネル長でほ ぼ決定され, p 型とチャンネル領域の間にあるバリアによる影響が小さいと仮定する. この場合, OFF 状態のトンネル確率の式を計算する必要がなくなり, 図 3.5 から求められるバンドギャップ (又は GNR 幅) に合わせてチャネル領域の長さを変えるだけでスケーリングが可能になる.

このスケーリング法を用いて, GNR 幅とチャネル長を変化させた場合の素子特性を解析した. 表4.9 に解析した素子寸法を示す.これらのポテンシャルバリアは完全に一致してはいないが, 近しいポテンシャルバリアになるように設計している.図4.9 に素子寸法依存性の結果を示す. 伝達特性を見ると, GNR 幅依存性とは異なり,素子寸法が大きくなるほど伝達特性のサブスレッ ショルド領域の傾きが急峻になっていくことが分かる (図4.9(a)).OFF 電流を見ると, GNR 幅 0.9 nm と GNR 幅 1.6 nm の OFF 電流が一致しているが, GNR 幅 2.4 nm の OFF 電流は大きく, 伝達特性に OFF 電流が一定になる領域が出てくる.これは熱電子リークに起因しており,熱電 子リークを無視した場合には, GNR 幅 2.4 nm の場合でも OFF 電流が GNR 幅 0.9 nm のものと ほぼ同じになる (図4.9(b)).一方,幅の広い GNR ではバンドギャップとともにトンネル障壁が 小さくなり, ON 電流が増大する (図4.9(c)).このため, ON/OFF 比はこれらを反映したものと なる (図4.9(d)). SS を見ると, GNR 幅 2.4 nm において 10 mV/dec の SS を得た.また,解析 した GNR 幅においては熱電子リークによって *SS* が増加しなかった. 図 4.10 は, GNR 幅依存 性, チャネル長依存性, Constant U(x) スケーリングの *SS* をまとめたものである. この図では, Constant U(x) スケーリングによって, 素子寸法が大きくなるほどに *SS* が低くなることが期待 できることが分かる. ただし, 熱電子リークによる OFF 電流の増大があるため, ある一定のバ ンドギャップ以下では, *SS* が増加すると考えられる.



図 4.8: Constant U(x) スケーリングの概念図. 桃色で塗りつぶした領域は, それぞれの OFF 状態でのポテンシャルバリアを示す. U(x) と U(x)' はこのポテンシャルダイアグラムを示して いる.

| GNR 幅 | バンドギャップ | チャネル長 | $V_{g1} / V_{g3}$ | $V_{Bias}$ |
|-------|---------|-------|-------------------|------------|
| (nm)  | (eV)    | (nm)  | (V)               | (V)        |
| 0.9   | 1.25    | 10    | $\pm 1.05$        | 0.5        |
| 1.6   | 0.68    | 20    | $\pm 0.75$        | 0.3        |
| 2.4   | 0.45    | 30    | $\pm 0.55$        | 0.2        |

表 4.3: Constant U(x) スケーリングに従って設計した素子の寸法と電圧設定



図 4.9: Constant U(x) スケーリングに従って設計した場合の素子寸法依存性. (a) 伝達特性. (b) OFF 電流, (c) ON 電流, (d) ON/OFF 比, (e) *SS*<sub>3order</sub> の素子寸法依存性. WT は, 熱電子リーク を無視した場合の値であり, Total は熱電子リークを含んだ値を示す.



図 4.10: SS<sub>3order</sub> のバンドギャップ依存性.

#### **4.5**素子寸法の要件

Constant U(x) スケーリングの解析から, 熱電子リークによって一定バンドギャップ以下で SS が増大する可能性があることを見いだした.ただし, 第一原理解析では, これ以上の大きな 素子寸法を解析に長い時間が必要であったり, 第一原理解析の計算限界を上回るために解析で きない.そこで, 室温下で SS < 60 mV/dec を達成できる最小の素子寸法を明らかにするため, 熱電子リークの影響を反映させた SS の解析モデルを開発した.この解析モデルにおいては, 高 温度領域で 3 桁のドレイン電流の差が得られないため, SS<sub>0.1V</sub> を求めた.本来, GTFET の SS の式は [77] の式から,

$$SS_{tunnel} = \frac{4\hbar V_F ln(10)}{\pi E_g \frac{\Delta W_T}{\Delta V_c}}$$
(4.9)

のように求められるが, 温度の項を含んでいない. そのため, まず *SS* と V<sub>Bias</sub> の関係を利用し, 熱電子リークを無視(S-D トンネリングだけを考慮)した場合の *SS* の温度依存性を導く.

$$SS_{tunnel} = \frac{\Delta V_g}{n \times F_{Bias}} \tag{4.10}$$

次に, 熱電子リークの効果を導入した SS の温度依存性 (以降, SS – T 曲線と呼ぶ) についての 解析モデルを導く.

$$SS = \frac{\Delta V_g}{\Delta \log(I_d)}$$

$$SS = \frac{\Delta V_g}{\log(I_{High} + I_{Thermionic}) - \log(I_{Low} + I_{Thermionic})}$$
(4.11)

ここで、各パラメータが表しているものは図 4.11 の通りである. これらは、

$$I_{High} = \frac{2q}{\hbar} T_{High} \times k_B T \times ln[\frac{1}{2}(1 + \cosh\frac{V_{Bias}}{k_B T})]$$
(4.12)

$$I_{Low} = I_{High} \times 10^{-\frac{\Delta V_g}{SS_{tunnel}}}$$
(4.13)

$$I_{Thermionic} = \frac{2q}{\hbar} \times \int_{E_g + E_{Fs}}^{+\infty} F_s(E) dE$$
(4.14)

のように表される.  $T_{High}$  は  $I_{High}$  でのトンネル確率であり, NEGF の閾値電圧でのトンネル確 率を基に算出した.  $I_{Low}$  については, U(x) の形状が非線形であり, 素子寸法が異なった場合に 精度良く求めることが難しい. ここでは,  $\Delta V_g$  は, 0.1 として計算した. そこで, ON 状態ではト ンネルバリアを三角ポテンシャルで近似できるため, 式 (4.14) に ON 電流の項を入れ, OFF 電 流を求めた. 熱電子リークが限りなく小さくなる極低温領域 (T = 5 K 以下) では, 式 (4.10) と 式 (4.11) の値が一致する. 図 4.12 に式 (4.10) と式 (4.11) を用いて, 実験データのを近似したも



図 4.11: SS の解析モデルの概略図.

のを示す. 図より, 式 (4.11)の解析モデルが実験データと良い一致を示すことが分かる. また, 式 (4.10)と式 (4.11)の二つの曲線を比較すると, *T* = 80 K 以降で熱電子リークの影響が現れ はじめ, 室温下では *SS* に 2 桁以上の差が生じることが分かった. これは, 80 K までは S-D トン ネリングによるリークの影響が強く, これ以上では熱電子リーク電流の影響が強いことを示し ている.

この解析モデルを用いて, バンドギャップ, チャネル長, バイアス電圧の SS - T 曲線に対する 影響を解析した.この結果を図 4.13 に示す.バンドギャップが 0.07 eV([73] で得られたバンド ギャップ) と 0.4 eV の場合を比較すると, 高温領域での熱電子リークが小さくなるため, 0.4 eV の方の SS - T 曲線が緩やかになる (図 4.13(a)).しかし, これ以上大きなバンドギャップで計算 しても熱電子リーク電流の影響が十分小さいため, SS - T 曲線が変わらない.チャネル長が 80 nm と 160 nm の場合を比較すると, T < 100 K の領域で SS が低減されているが, 100 K 以上で は曲線が一致している (図 4.13(b)). SS < 60 mV/dec となる温度領域に着目すると, 80 nm の 場合が T < 50 K であるのに対し, 100 nm の場合には T < 80 K であり, わずかに限界温度が高 い.この限界温度の違いは, S-D トンネリングによるリーク電流が低減されるために起こる.次 に, バイアス電圧による SS - T 曲線の変化を見ると, 0.1 V までバイアス電圧を大きくした場 合に曲線が平坦になることが分かる (図 4.13(c)). これは, 4.1 で解析した  $SS \ge V_{Bias}$ の関係と 同じように  $F_{Bias}$ の大きさに起因している.これらの結果より, 室温下で SS < 60 mV/dec を達



図 4.12: SS の温度依存性. 実験データは [73] の結果を用いた.

成するためにはバンドギャップ, チャネル長, バイアス電圧の大きさが重要であり, 特にバイア ス電圧の大きさに注意しなければならないことが分かる.



図 4.13: SS - T曲線の素子構造及びバイアス電圧依存性. (a) バンドギャップ依存性, (b) チャ ネル長依存性, (c) バイアス電圧依存性. 桃線は, SS = 60 mV/dec を示す.

最後に、この結果に基づいて、室温下で *SS* < 60 mV/dec を達成するために必要な最小の バンドギャップサイズを求める. 図 4.14 (a) は、GNR 幅 0.9 nm、チャネル長 10 nm と同じ S-D トンネリングリーク電流が得られるように Constant U(x) スケーリング法を用いてスケーリン グした場合の *SS* – *T* 曲線のバンドギャップ依存性を示している. この図では、120 eV 以下のバ ンドギャップにおいて室温下で 60 mV/dec を下回ることが分かる. 図 4.14 (b) は, 室温下で 60 mV/dec を達成するために必要な GNR 幅とチャネル長の関係を示しており, GNR 幅  $\leq$  8.6 nm, チャネル長  $\geq$  43 nm で 60 mV/dec 以下の SS が期待できることが分かる. 実験で作製に成功し ている GNR 幅が 9.4 nm[73] であるため, この GNR 幅の制限であれば現在の加工技術でも十分 作製できる可能性がある. 一方, ON/OFF 比に注目すると, 10<sup>8</sup> を達成するためには, 420 meV 以上のバンドギャップが必要であることが分かる (図 4.14 (c)). これは, GNR 幅  $\leq$  2.7 nm に対 応しており, SS < 60 mV/dec を達成するよりも素子寸法の条件が厳しいことが分かる. この図 では, S-D トンネリングによるリーク電流が無視できるほど十分長いチャネルを想定しており, 短いチャネルでは更に幅の狭い GNR が必要となる. S-D トンネリングによるリーク電流を考慮 した場合, 幅 2.7 nm の GNR で 10<sup>8</sup> を達成するために必要なチャネル長を計算は 50 nm となる.



図 4.14: ConstantU(x) スケーリングに基づいた SS - T曲線の素子寸法依存性. (a) SS - T曲線のバンドギャップ依存性, (b) 素子寸法限界. 桃線は,  $SS = 60 \text{ mV/dec} \epsilon$ , 緑線は GNR 幅 8.6 nm を, 青線は ON/OFF 比 =  $10^8$  をそれぞれ示している.

#### 4.6 本章のまとめ

本章では, 既存の TFET よりも高い ON 電流 (> 10  $\mu$ A/ $\mu$ m), ON/OFF 比 > 10<sup>8</sup>, SS < 60 mV/decを達成するため、第一原理解析を用いて、GTFETの基本素子性能、素子性能のソース・ ドレインバイアス電圧依存性, GNR 幅及びチャネル長依存性から, 各素子性能を決定している物 理を解析した. 解析した GTFET(GNR 幅 0.93 nm, チャネル長 10 nm) では, V<sub>Bias</sub> = 0.5 Vのと きに, 1281.1 μA/μm が得られ, 既存の MOSFET と同等の ON 電流が得られることが分かった. また, OFF 電流は 0.16 pA/µm となり, ON/OFF 比が 7×10<sup>9</sup> となった. ソース・ドレインバイ アス電圧依存性の解析では, OFF 状態でのポテンシャルバリア U(x) の大きさがバイアス電圧に よって変化することにより, OFF 電流が指数関数的に変化することがわかった. SS については, ソースとドレインのフェルミ分布関数のズレの大きさを表す F<sub>Bias</sub>(E) 関数の傾きが E<sub>FS</sub> 付近 で緩やかになり, V<sub>Bias</sub> < 0.1 V で急激に *SS* が増大することを見出した. この結果は, *SS* < 60 mV/decを達成するためには、一定以上のバイアス電圧が必要であることを示唆している.GNR 幅とチャネル長依存性の解析では, OFF 状態でのトンネリングリークにより, GNR 幅が広くな るとともに OFF 電流が急増し, 結果として SS が GNR 幅 2.4 nm で 60 mV/dec を上回ること が分かった.また、チャネル長依存性の解析では、チャネル長とともに OFF 電流が小さくなるこ とが分かった. SS については、チャネル長による SS の減少が、チャネル領域の伝導帯下端のバ ンド曲がりの平坦性に依存しており,長いチャネルほど平坦なバンドにより SS が低くなること が分かった. これらの素子構造解析基づき, 本研究では, 新たに"Constatut U(x) スケーリング 法"を考案した. この方法は, 従来の CMOS のような電界や面積を一定にして素子寸法をスケー リングするのではなく、素子のポテンシャルバリアの面積を一定に保ちながら寸法をスケーリ ングする.このスケーリング法を用いることで,GNR 幅が広い素子でも GNR 幅が狭い素子と OFF 電流が得られ, 急峻な SS が得られる. ただし, ある一定のバンドギャップより小さい場合 には、熱電子リーク電流の影響の方が強くなり、OFF 電流と SS が増大することを見出した.そ こで, *SS* の温度依存性に関する解析モデルを新たに開発し, *SS* < 60 mV/dec と ON/OFF 比 > 10<sup>8</sup> が得られる最小の素子寸法を求めた. 結果として, GNR 幅 < 8.6 nm (バンドギャップが 120 meV 以上), チャネル長  $\geq 43$  nm で SS < 60 mV/dec が得られることが分かった. これは, 現在の加工技術でも作製出来る可能性があることを示唆している.一方で, ON/OFF 比 > 10<sup>8</sup> を達成するためには, GNR 幅 < 2.7 nm (バンドギャップが 420 meV 以上), チャネル長 > 50 nm が必要であることが分かった. この GNR 幅への加工は容易ではないが, 将来的に HIM 加工 技術によって作製できる可能性がある.

## 第5章 新素子構造の提案

#### 5.1 熱電子リークの低減

第4章では,幅の広い GNR を用いた場合に,熱電子リーク電流によって OFF 電流と SS が急 激に増大することを明らかにした. SS < 60 mV/dec を達成するためには GNR 幅  $\leq$  8.6 nm が 必要であり,現在の加工技術でも十分に実現可能であると考えられるが,実際には幅 9.4 nm 以下 の GNR を作製することは容易ではない.そこで,GNR 幅 8.6 nm 以上でも SS < 60 mV/dec が 達成できる構造を検討した.この解析では,素子寸法が大きすぎるため,第一原理解析の代わり に Technical CAD (TCAD) シミュレーションを用いた.熱電子リーク電流を低減し,60 mV/dec 以下の SS を達成するためには p型領域の伝導帯下端が E<sub>FS</sub> よりも 120 meV 以上高い必要があ る.0.07 eV のバンドギャップを持つ GTFET で考えた場合,通常の p-i-n 構造で p 型領域の静電 ドーピングを強くして伝導帯下端を 120 meV まで引き上げると図 5.1 のようになる.この構造 では,熱電子リークは減少させることができるが,OFF 状態でもバンド間トンネリングが起こ る.この場合,ドレイン電流はフェルミ分布関数に従って増加するため,60 mV/dec 以下の SS を達成できない.また,OFF 電流も高くなる.

そこで, 新たに図 5.2(a) のような p<sub>+</sub>-p-i-n-n<sub>+</sub> 構造を考案した. この構造では, p 型と n 型領



図 5.1: p-i-n 構造での重ドーピング.

域に絶縁層が HfO<sub>2</sub> だけの領域と HfO<sub>2</sub> と SiO<sub>2</sub>2 層からなる領域を形成する. OFF 状態と ON 状態のバンド構造は, 図 5.2(b) と 5.2(c) のようになる. これにより, 熱電子リーク電流が低減

でき、OFF 状態でバンド間トンネリングによるリークが発生しない. この構造での伝達特性を 図 5.3 に示す. この素子では,  $SS_{0.1V} = 53.6 \text{ mV/dec}$ が得られ, OFF 電流が 1.9  $\mu$ A/ $\mu$ m となっ た. 同じバンドギャップで通常の p-i-n 構造の熱電子リーク電流を計算すると 9.4  $\mu$ A/ $\mu$ m であ り, 新素子構造では熱電子リーク電流を 1/5 に出来たことが分かった. このバンドギャップでは ON/OFF 比が 2 桁しかないが, 図 4.14(c) より, 130 meV 以上のバンドギャップがあれば 4 桁以 上の ON/OFF 比が得られると考えられる. 従って, 新素子構造では素子寸法が p-i-n 構造より も大きくなってしまうものの, 幅が広い GNR でも SS < 60 mV/decや ON/OFF 比  $\geq 10^4$  の達 成が期待できる.



図 5.2: 新素子構造. (a) 素子構造. (b) OFF 状態と (c) ON 状態でのバンド構造.



図 5.3: 新素子構造での伝達特性.

#### 5.2 グラフェン共鳴トンネル FET

第4章の解析より, GTFET では図 5.4 のように, チャネル領域のバンド曲がりによって SS が増大することが分かった.そのため,このバンド曲がりの影響を取り除ければ,短いチャネ ル長でも低い SS が得られると考えられる.そこで,図 5.5(a)のような素子構造を新たに考案 した.この構造では,Gate 3をp型領域になるように静電ドーピングしている.また,Gate 3 領域の GNR 幅を広くすることで,Gate 1と同じゲート電圧で Gate 3 領域の価電子帯上端を E<sub>FS</sub> と同じエネルギーまで変調できる.従って,この構造ではチャネル領域のバンド曲がりを 平坦にできるだけでなく,実際に作製する場合にはGate 1と Gate 3 を統合できる.この素子



図 5.4: GTFET におけるバンド曲がりによる SS の増大.

は、バンド間トンネルではなく、p型領域とi型領域,i型領域とn型領域の間に形成される二つ のトンネルバリアを介した共鳴トンネルで動作する.よって、以降はグラフェン共鳴トンネル FET (GRTFET)と呼ぶ.図5.6にGTFETの伝達特性との比較を示す.SS<sub>30reder</sub>を比較すると、 GTFETでは27.2 mV/decであるのに対し、GRTFETでは16.1 mV/decとなった.ON電流と OFF電流はほぼ同じになった.GRTFETの伝達特性の特徴として、共鳴準位との共鳴状態と非 共鳴状態を反映した負性微分コンダクタンス (NDC)が現れる.

GRTFET では、Gate 3 領域に量子井戸が形成されるため、Gate 3 領域の長さによって伝達 特性上の NDC が変わる. 図 5.7(a) は、伝達特性の Gate 3 長依存性を示している. Gate 3 長が 長くなるにつれ、 $V_{g2} = 0.1$  V での電流値が小さくなっていく傾向にあり、8 nm のときには最小 OFF 電流が 0.04 pA/ $\mu$ m が得られる. Gate 3 長が 4~7 nm の場合と 8 nm の場合の伝達特性を



図 5.5: グラフェン共鳴トンネル FET の素子構造. (a) 素子の概念図. (b) OFF 状態と (c) ON 状態でのバンド構造と透過スペクトル.



図 5.6: GRTFET と GTFET の伝達特性の比較. (a) 解析した GRTFET の素子構造, (b) 解析 した GTFET の素子構造. (c) 伝達特性の比較.



図 5.7: GRTFET の Gate 3 長依存性. (a) 伝達特性. (b) SS<sub>3order</sub> と SS<sub>min</sub> の Gate 3 長依存性.

比較すると、8 nm ではサブスレッショルド領域の電流値が他の Gate 3 長の場合よりも低くなっ ていることが分かる.  $SS_{3order}$  と電流ピークでの SS である  $SS_{min}$  の Gate 3 長依存性を見ると、  $SS_{3order}$  が 8 nm で増大するのに対し、 $SS_{min}$  は減少することが分かる (図 5.7(b)). これは、Gate 3 領域の状態密度 (DOS) の形状に起因している. 図 5.8 に Gate 3 が 4 nm と 8 nm の場合の各 領域における DOS を示す. 4 nm の場合、Gate 3 領域になだらかな DOS ピークが現れる. この DOS により広いエネルギー範囲で共鳴トンネルが起こり、サブスレッショルド領域での電流値 の減少が小さい. このなだらかな DOS ピークは Gate 3 長が 7 nm 以下の場合に現れる. 一方、 8 nm の場合には鋭い DOS ピークが現れ、他の領域との DOS ピークと重なりにくくなる. こ のため、共鳴時は急激にドレイン電流が増大するが、非共鳴時には電流が急激に下がる. これに より、 $SS_{3order}$  と  $SS_{min}$  が異なった依存性を示す.

#### 5.3 本章のまとめ

本章では, GTFET における熱電子リーク電流を低減するため, 新たに p<sub>+</sub>-p-i-n-n<sub>+</sub> 構造を考 案・解析した. また, 共鳴トンネル効果を利用してスイッチングする GRTFET を新たに考案し た.

p<sub>+</sub>-p-i-n-n<sub>+</sub> 構造では, 二種類の絶縁膜を用いることで, 0.07 eVの小さなバンドギャップを持つ GNR で *SS*<sub>0.1V</sub> で 53.6 mV/dec を達成し, 熱電子リーク電流を約 1/5 にまで低減出来た. さ



図 5.8: 異なる Gate 3 長における各領域の状態密度. (a) 4nm の場合. (b) 8 nm の場合.

らにこの構造では, 130 meV 以上のバンドギャップをもつ GNR で 4 桁以上の ON/OFF 比が達成できる可能性があることを見いだした.  $p_+$ -p-i-n- $n_+$ 構造は通常の p-i-n 構造よりも素子寸法が大きくなるものの, [73] と同じ素子寸法で, SS < 60 mV/decを室温下で観測できる可能性がある.

GRTFET の解析では、GRTFET のチャネル領域のバンド構造が平坦になるために、同じチャ ネル長の GTFET よりも原理的に低い SS を達成できることが分かった.また、Gate 3 領域の 長さによってサブスレッショルド領域の SS を低減できることが分かった.GRTFET の素子構 造は GTFET よりも複雑であり、現在の加工技術で作製することは容易ではないが、GTFET を 超えるスイッチング性能をもつ素子を実現できる可能性がある.

# 第6章 GTFETを用いた論理回路の性能評 価

本研究では、コンパクトモデルを開発するために、第一原理解析の結果を利用した. コンパク トモデルは、Kane-Szeモデル [35] や H. Lu らの TFET モデル [75]、WKB 近似を参考に開発した. 解析した回路性能は、全て室温下での結果である.素子の寄生容量については、Technical CAD (TCAD)を用いて計算した.回路性能解析では、SILVACO 社の SmartSpice と Verilog-A コード を利用した.

### 6.1 コンパクトモデル

Kane-Sze モデル, H. Lu らのモデル, Landauer-btikker の式に基づき, ドレイン電流  $I_d$  は以下 の式で求められる.

$$I_D = \alpha \cdot f \cdot V_{tw} \cdot T_{WKB}(\zeta) \tag{6.1}$$

$$V_{tw} = ln[1 + exp(\frac{V_{gs} - V_{th}}{U})]$$
(6.2)

$$U = R_0 \cdot V_t \cdot N_1 + \frac{(1 - R_0) \cdot V_t \cdot N_1 \cdot V_{goe}}{V_{th}}$$
(6.3)

$$f = \frac{1 - exp(\frac{-V_{ds}}{\Gamma})}{1 + exp(\frac{V_{thds}}{\Gamma})}$$
(6.4)

$$T_{WKB} = exp(\frac{-\zeta}{\zeta_0}) \tag{6.5}$$

$$\zeta = \zeta_0 (1 + \gamma_1 \cdot V_{ds} + \gamma_2 \cdot V_{gs}) \tag{6.6}$$

$$V_{goe} = \frac{V_{gs} - V_{OFF}}{V_{ds} - V_{OFF}} \tag{6.7}$$

ここで, fとUはそれぞれ Dimension factor と Urbach factor と呼ばれる. その他のパラメーター は 6.1 に示す.

今回の解析では、GNR 幅 W = 1.6 nm(バンドギャップ  $E_g = 0.68 \text{ eV}$ 、ゲート長  $L_g = 20 \text{ nm}$ ) と W = 2.4 nm( $E_q = 0.45 \text{ eV}$ ,  $L_q = 30 \text{ nm}$ )の2つのGTFETのコンパクトモデルを開発した.

この二つの GTFET は, 第一原理解析において, 図 6.1 のような優れた特性が得られることが 分かっている [76].開発したコンパクトモデルと第一原理解析から得られた伝達特性の比較を 図 4.2 に示す.これらのコンパクトモデルは, フィッティングパラメーター R<sub>0</sub> と N<sub>1</sub>, Γ を変更 することで第一原理解析の結果を再現できる.これら以外のパラメーターについては共通であ り, 第一原理解析や GTFET の先行研究 [77], [78] から求めた. 2つのコンパクトモデルは第一 原理解析の結果と良い一致を示している. 図 4.2(a) の低ゲート電圧における不一致は S-D トン ネリングリーク電流 [79] に起因している. コンパクトモデルにこの効果を取り入れるためには, バンド曲がりによるトンネル距離の変化をより正確に求める必要があり, コンパクトモデル内 の式が複雑になる. 今回は, この S-D トンネリングリーク電流によるズレが pA/µm 以下のオー ダーで起きているため, 回路シミュレーションへの影響は小さいと考え, このコンパクトモデル を採用した.

| パラメーター名           | 説明               | 単位  |
|-------------------|------------------|-----|
| α                 | 量子化コンダクタンス       | S   |
| $V_{gs}$          | ゲート・ソース電圧        | V   |
| V <sub>th</sub>   | 閾値電圧             | V   |
| $V_{ds}$          | ドレイン・ソース電圧       | V   |
| V <sub>thds</sub> | ドレイン・閾値電圧        | V   |
| ζ                 | トンネル接合領域の電界      | V/m |
| $\zeta_0$         | トンネル接合領域のビルトイン電圧 | V/m |
| R <sub>0</sub>    | トンネル窓パラメータ       |     |
| N <sub>1</sub>    | 理想サブスレッショルド係数    |     |
| Γ                 | 飽和形状パラメータ        | V   |
| $\gamma_1$        | 電界パラメータ          | 1/m |
| $\gamma_2$        | 電界パラメータ          | 1/m |

表 6.1: コンパクトモデルの各パラメーター

表 6.2: 各 GTFET の素子性能

| GTFET の素子寸法               | SS       | $\max I_{ON}$   | min $I_{OFF}$ | $V_{th}$ |
|---------------------------|----------|-----------------|---------------|----------|
|                           | (mV/dec) | $(\mu A/\mu m)$ | $(pA/\mu m)$  | (V)      |
| W : 1.6 nm, $L_g$ : 20 nm | 13.7     | 470.6           | 0.02          | 0.15     |
| W: 2.4 nm, $L_g$ : 30 nm  | 10.6     | 609.5           | 2.17          | 0.09     |



図 6.1: NEGF とコンパクトモデルの比較. (a) GNR 幅 1.6 nm, ゲート長 20 nm の GTFET. (b) GNR 幅 2.4 nm, ゲート長 30 nm の GTFET.

#### 6.2 Inverter 回路

まず, n-TFET と p-TFET の動作の違いを明らかにするため, Inverter 回路の動作を解析した. 図 6.3 に GNR 幅 1.6 nm, L<sub>g</sub> = 20 nm の GTFET を適用した Inverter 回路の回路図と負荷容量 がない場合の波形を示す. GTFET 内の S-D トンネリングリーク電流を小さくするため, バイア ス窓をバンドギャップの半分以下となる 0.3 eV とする必要がある. そこで今回は, 駆動電圧 V<sub>dd</sub> と入力電圧 V<sub>in</sub> を 0.3 V とした. 図 6.2 では, 出力信号にオーバーシュートが見られる. このオー バーシュートはコンパクトモデル内の寄生容量に起因しており, 限りなく寄生容量を小さくし た場合には現れず, 出力波形が矩形波に近づく.

次に、Inverter の負荷容量依存性を解析した. 図 6.4(a) は出力信号を"1"→"0"に切り替え た場合を、図 6.4(b) は出力信号を"0"→"1"に切り替えた場合を示す. 負荷容量を増大させ ると、負荷容量の充放電により、出力波形のステップが丸くなる. また、オーバーシュートが小 さくなる. GNR 幅 2.4 nm,  $L_g = 30$  nm の GTFET を適用した場合も同じ特徴が現れる. 負荷 容量と遅延時間の関係を図 6.5 に示す.  $\tau_{HL}$  は出力信号が"1"→"0"に変わるときの遅延を、  $\tau_{LH}$  は出力信号が"0"→"1"に変わるときの遅延を示す. この二つの遅延の平均は  $\tau_{Average}$  で 示す. 遅延時間は、入力から出力が 50 % 変化する時間から見積もった. 両方の GTFET にお いて、負荷容量の増大とともに、遅延時間が長くなること分かった. 図 6.5(a) に注目すると、 $\tau_{LH}$ が $\tau_{HL}$  よりも小さくなることが分かる. これは、p-GTFET が n-GTFET よりも遅延時間が短い ことを示している. GNR 幅 2.4 nm の GTFET では、 $\tau_{LH}$  と  $\tau_{HL}$  が GNR 幅 1.6 nm の GTFET よりも小さい遅延時間となった. この遅延時間の差は、ON 電流の差に起因しており、ON 電流



図 6.2: GTFET を適用した Inverter 回路. (a) 回路図. (b) 出力信号.



図 6.3: 寄生容量のオーバーシュートへの寄与.

が高い GNR 幅 2.4 nm の GTFET の方が遅延時間が短くなる.



図 6.4: Inverter 回路における出力波形の負荷特性. (a) 出力信号"1"→"0"の場合. (b) 出力信号"0"→"1"の場合.



図 6.5: Inverter 回路における回路遅延の負荷容量依存性. (a) GNR 幅 1.6 nm の GTFET を適用した場合の遅延. (b) GNR 幅 2.4 nm の GTFET を適用した場合の遅延.
#### 6.3 NAND回路

図 6.6 に GNR 幅 1.6 nm,  $L_g = 20$  nm の GTFET を適用した NAND2 回路 (入力が 2 つの NAND) の出力信号を示す. この回路では, 負荷容量を加えていない. 駆動電圧  $V_{dd}$  と入力電圧  $V_{in1}$ ,  $V_{in2}$  は, 0.3 V とした. NAND2 回路の負荷容量依存性を明らかにするため, 図 6.6(a) の回 路の出力に負荷容量を加えて, その出力波形を解析した (図 6.7(a)). また, GNR 幅 2.4 nm,  $L_g = 30$  nm の GTFET を適用した NAND 回路についても同様の解析を行った (図 6.7(b)). この回路 では, 駆動電圧と入力電圧を 0.2 V とした. 図 6.7 では, 負荷容量の増大するにつれ, 出力波形の ステップに丸みが生じる. これは, 負荷容量の充放電によるものである. 負荷容量を大きくした 場合, 両方の回路において負荷容量によりオーバーシュートが低減された (図 6.7(a)). このオー バーシュートの強度は負荷容量と入力電圧によって決定され, オーバーシュート電圧と入力電 圧の比は各負荷で一定である (図 6.8(b)). 図 6.8 のオーバーシュート電圧は, 図 6.7(a), 6.7(b) の ピーク出力電圧値から入力電圧を差し引いたものである. 図 6.9 に遅延の負荷容量依存性を示



図 6.6: GTFET を適用した NAND2 回路. (a) 回路図. (b) 出力信号.

す. 遅延時間は,入力から出力が 50% 変化する時間から見積もった. 負荷容量とともに遅延  $\tau_{HL}$ ,  $\tau_{LH}$ ,  $\tau_{Average}$  は増大する. 負荷の充放電により遅延が増大する. 二つの回路の遅延を比較すると, GNR 幅 1.6 nm の GTFET を用いた場合のほうが,遅延が大きいことが分かった. これは, GNR 幅 1.6 nm の GTFET のほうが ON 電流が小さいことに起因している. . 次に, GTFET を適用 した回路の消費エネルギーを計算した. 静的消費エネルギーは, GNR 幅 1.6 nm の GTFET を適 用した回路では 0.004 aJ となり, GNR 幅 2.4 nm の GTFET を適用した回路では 0.02 aJ となっ



図 6.7: GTFET を適用した NAND2 回路における出力波形の負荷容量特性. (a) GNR 幅 1.6 nm の GTFET の場合. (b) GNR 幅 2.4 nm の GTFET の場合.



図 6.8: NAND2 回路におけるオーバーシュート電圧の負荷容量依存性. (a) 各 GTFET におけるオーバーシュート電圧の負荷容量依存性. (b) オーバーシュート電圧と入力信号の比の負荷容量依存性.



図 6.9: NAND2 回路における回路遅延の負荷容量依存性. (a) GNR 幅 1.6 nm の GTFET を適用した場合の遅延. (b) GNR 幅 2.4 nm の GTFET を適用した場合のの遅延. (c) 平均遅延の負荷容量依存性の比較.

た.動的消費エネルギーを計算し,図 6.10 に示した.動的消費エネルギーは,各部の TFET と負 荷容量での動的消費エネルギーを計算し,その総和で回路全体の動的消費エネルギーとして求 めた.動的消費エネルギーは二つの GTFET で異なっており,負荷がつながっていない状態に おいては GNR 幅 2.4 nm の方が動的消費エネルギーが大きいことが分かった.この要因として, ON 電流の高さが挙げられる.表 6.2 では,GNR 幅 2.4 nm の方が OFF 電流が大きいため,OFF 状態から ON 状態に切り替わる時の消費エネルギーが GNR 幅 1.6 nm よりも大きくなる.負荷 容量を増大させた場合には,駆動電圧の差に起因して,GNR 幅 1.6 nm の方が動的消費電力が高 くなることが分かった.出力信号が"0"から"1"に変化する場合に,入力信号の片方が"0"の 時と両方の入力信号が"0"の時の動的消費エネルギーの負荷容量依存性を比較すると,図中の 黒線と赤線のような違いが現れた.これは,回路中の動作しているトランジスタ数の違いに起因 しており,両方の入力が"0"の場合の方が動作している素子が多いため,動的消費エネルギー が大きくなる.図 6.11 は,CMOS やスピンデバイスを適用した NAND 回路における消費エネ



図 6.10: NAND2 回路の動的消費エネルギー. (a) GNR 幅 1.6 nm の GTFET を適用した場合の 消費エネルギー. (b) GNR 幅 2.4 nm の GTFET を適用した場合の動的消費エネルギー. 図中の 0-1 は Input 1 が"0", Input 2 が"1"の場合の動的消費エネルギーを示しており, 1-1 は両方 の入力が"0"の場合を示している.

ルギーと遅延を示している.これより,今回の解析に用いた GTFET では,既存の CMOS やス ピンデバイスよりも低い消費エネルギーと遅延時間が達成できたことが分かる.

入力を増やした場合の NAND 回路の挙動を明らかにするため, NAND3, NAND5 回路を解析 した. 図 4.13 に GNR 幅 2.4 nm の GTFET を適用した場合の NAND3 回路と NAND5 回路の波 形を示す. 二つの出力波形に注目すると, NAND5 回路において出力信号が"1"→"0"に変わ るときの遅延が大きい. 図 4.14 は NAND の入力数によ  $\tau_{HL}$  の変化を表している. 入力数が多く



図 6.11: スイッチング素子の消費エネルギーと遅延 ([80] を参考に作成).

なるにつれ, 出力信号が"1"→"0"に変わるときの遅延が増大していくことが分かる. GNR 幅 1.6 nm の GTFET を適用した回路と GNR 幅 2.4 nm の GTFET を適用した場合を比較する と, 遅延時間が6~8 倍違うことが分かった. この結果は, SS が低いデバイスほど多入力による 遅延が小さくなり, より入力数の多い NAND の実現が期待できる.



図 6.12: GNR 幅 2.4 nm の GTFET を適用した場合の NAND3 回路と NAND5 回路の波形. (a) NAND3 回路. (b) NAND5 回路.

### 6.4 Ring Oscillator

Ring Oscillator の GTFET を適用した Ring Oscillator の解析を行った. 図 6.13 に Ring Oscillator の回路図を示す. この解析では, GNR 幅 1.6 nm, Lg = 20 nm の GTFET を用いた. 図 6.14 と図 6.15 に Ring Oscillator の段数を変化させた場合の波形を示す. この解析では, 負荷容量は加えていない. この図では, 奇数番の Inverter の出力波形を表示している. 図 6.14(a) では, 入力電圧 0.3 V よりもピーク電圧が小さい. これは, 出力信号の電圧が飽和し終わる前に次の信号が入ってくるために起こる. 図 6.14(d) に, 段数と波形周期の関係を示した. この図より, Inverter の個数が増えるほどに波形周期が線形的に増加することが分かる. これは, GNR 幅 2.4 nm の GTFET でも同じ傾向が現れる. 二つの図の周期と段数の関係を比較すると, GNR 幅 2.4 nm の GTFET を適用した場合に周期が GNR 幅 1.6 nm の GTFET の場合の約 1/10 しかないことが分かる. 段数による遅延時間の変化を図 6.16 に示す. 遅延時間  $\tau_d$  は, 下記の式より求めた.

$$\tau_d = \frac{T}{2N} \tag{6.8}$$

ここで, T は発振周期, N は段数を示す. 図より, 5~15 段までは急激に遅延時間が増大するが, 20 段以降では緩やかに遅延時間が増大していくことが分かる. 図 6.16(a) と 6.16(b) を比較す ると, GNR 幅 2.4 nm の GTFET を用いた場合には, 遅延が GNR 幅 1.6 nm の GTFET の場合 よりも約1桁小さくなった. これらの解析結果は, 表 6.2 の ON 電流の差が Ring Oscillator の周 期や回路遅延に大きな差をとして現れることを示している.



図 6.13: 5 stage Ring Oscillator の回路図.



図 6.14: 異なる段数の GNR 幅 1.6 nm の GTFET を適用した Ring Oscillator の特性. (a) 5 段 Ring Oscillator の波形, (b) 15 段 Ring Oscillator の波形, (c) 25 段 Ring Oscillator の波形. (d) 段数による周期の変化.



図 6.15: 異なる段数の GNR 幅 2.4 nm の GTFET を Ring Oscillator の特性. (a) 5 段 Ring Oscillator の波形, (b) 15 段 Ring Oscillator の波形, (c) 25 段 Ring Oscillator の波形. (d) 段数に よる周期の変化.



図 6.16: 遅延時間の段数依存性. (a) GNR 幅 1.6 nm の GTFET. (b) GNR 幅 2.4 nm の GTFET を適用した回路.

#### 6.5 本章のまとめ

本章では、GTFETを論理回路に適用した場合の回路性能を明らかにするため、第一原理解 析の結果を基にGTFETのコンパクトモデルを開発し、SPICE回路シミュレーターを用いて、 Inverter回路、NAND回路、Ring Oscillator回路の解析を行った.また、バンドギャップの大きさ が異なる二つのGTFETを適用した回路を比較することで、素子寸法の回路性能に対する影響 を解析した.

GTFETを適用した Inverter 回路の解析では、素子内部の寄生容量により出力波形にオーバー シュートが発生することがわかった.オーバーシュートは負荷容量を回路内に加えることで低 減することが出来るが、回路の遅延時間が増大する.この遅延時間は、p-GTFET が動作した場 合のほうが n-GTFET が動作した場合よりも短くなることが分かった.また、二つの GTFET を 比較すると、GNR 幅 2.4 nm の GTFET を適用した回路では、ON 電流の違いにより、GNR 幅 1.6 nm の GTFET を適用した場合よりも遅延時間が2桁小さくなることが分かった.NAND 回 路では、 負荷容量を回路内に加えた際に、遅延時間と動的消費エネルギーが ON 電流に強い影 響を受けることが分かった.NAND 回路の入力数が増えた場合、遅延時間が段数とともに急激 に増大することが分かった.また、素子寸法が大きい GTFET では ON 電流が大きくなり、遅延 時間が短くなることが分かった.これは、ON 電流が高い素子ほど入力数を多くできることを示 唆している.GTFETを適用した Ring Oscillator 回路では、Oscillator の段数が増えるほどに出 力波形の周期が長くなった.この周期や遅延は、二つの GTFET で 10 倍近くの差があることが 分かった.これは、ON 電流の違いにより、Oscillator の周期と遅延に明確な差を現れることを示 している.

### 第7章 まとめと今後の課題

本研究では, 既存の MOSFET の代替となる新奇スイッチング素子グラフェントンネル電界 効果トランジスタ (GTFET) の開発に向け, 原子スケールから各素子性能がどのように決定さ れているかを解析し, 既存の TFET よりも高い ON 電流 (> 10  $\mu$ A/ $\mu$ m), 高い ON/OFF 比 (> 10<sup>8</sup>), SS < 60 mV/dec を達成することを目的とした.

本研究の成果として、以下のものが挙げられる.

- 解析した GTFET では、V<sub>Bias</sub> = 0.5 Vのときに、ON 電流 1281.1 μA/μm、OFF 電流 0.16 pA/μm、ON/OFF 比 7×10<sup>9</sup> を得た. また、V<sub>Bias</sub> = 0.05 V で ON 電流 85.1 μA/μm が得られ、低いバイアス電圧でも既存の TFET より高い ON 電流を得られることが分かった.
- GNR 幅及びチャネル長の解析結果を基に、素子内のポテンシャルバリア U(x) を一定になるようにスケーリングする"Constatut U(x) スケーリング法"を新たに考案し、幅の広いGNR においても低い OFF 電流と SS が得られることを見出した.
- ソース・ドレインバイアス電圧と素子構造依存性の解析から, 各素子性能がソース・ドレ イン直接トンネリング電流, 熱電子リーク電流, ソースとドレイン領域の擬フェルミ準位 の差に影響を受けることが分かった. これらの影響を考慮した SS の解析モデルを開発し, GNR 幅  $\leq 8.6$  nm, チャネル長  $\geq 43$  nm で SS < 60 mV/dec が得られることを明らかにし た. また, ON/OFF 比  $\geq 10^8$  を達成するためには, GNR 幅  $\leq 2.7$  nm, チャネル長  $\geq 50$  nm が必要であることを明らかにした.
- 熱電子リーク電流を低減できる新素子構造を考案し, 試作素子と同じバンドギャップ (0.07 eV) をもつ GNR において, SS = 53.6 mV/dec を得た. また, 共鳴トンネル効果を利用してスイッチングする新奇素子グラフェン共鳴トンネル FET(GRTFET) を新たに考案し,チャネル領域の平坦な伝導帯バンドによって, 同じチャネル長をもつ GTFET よりも原理的に低い SS が得られることを明らかにした.
- 第一原理解析で解析した GTFET のコンパクトモデルを開発し, 論理回路に適用した場合の回路性能を解析した. その結果, 既存の MOSFET やスピンデバイスよりも2桁以上低い消費エネルギーと1 ps 以下の短い遅延時間を達成した.

これら成果は,優れた素子性能を持つGTFETを開発するために重要な知見であり,将来の低消 費電力大規模集積回路の開発に貢献できる.



図 7.1: GTFET と各 TFET における SS と ON/OFF 比の関係 [10]-[34]([11] の図面をもとに 作成)

今後の本研究の課題として、エッジラフネスを考慮した素子設計指針の解明が挙げられる. 今回の解析では、フォノン散乱やエッジラフネスを含まないGNRで解析を行っている.しかし、 素子寸法の大きなデバイスでは、グラフェンのフォノン散乱を考慮する必要がある.また、トッ プダウンで素子を作製する場合、GNRに加工した際にエッジラフネスが発生する.エッジラフ ネスを含むグラフェンでは、バンドギャップの大きさにばらつきが生まれる.これにより、キャ リアがバンドギャップの小さい部分を介してソースからドレインにパドリングしてしまい、OFF 電流が増大する.従って、これらの条件下で*SS* < 60 mV/dec や ON/OFF 比 > 10<sup>8</sup> を達成でき る素子設計指針を明らかにするためには、エッジラフネスの影響を反映した*SS*の温度依存性 の解析モデルを開発する必要がある.一般に、散乱要因の影響を解析する場合には、統計的な結 果を出すために、膨大な量の素子を計算する必要がある.しかし、GNRにおけるエッジラフネ スの影響については、M. Poljak や K. Takashima らによって詳細な解析がされており [81], [82]、 エッジラフネスを考慮した場合の GTFET の素子性能についての解析モデルをこれらの解析結 果から導ける可能性がある.

本研究の一部は, 独立行政法人科学技術振興機構 (JST) の研究成果展開事業「センター・オブ・ イノベーション (COI) プログラム」の支援によって行われた.

## 参考文献

- [1] 前田 和夫 著,工業調査会,「はじめての半導体プロセス」,初版,2001年.
- S. Saurabh, M. J. Kumar, Fundamentals of tunnel field-effect transistors, CRC press, 2016.
   ISBN: 978-1-4987-6713-2.
- [3] G. E. Moore, Cramming more components onto integrated circuits, Electronics, 87, (1965) 114-117.
- [4] F. Schwierz, Nature Nanotechnology, 5, (2010) 487-496. doi: 10.1038/nnano.2010.89.
- [5] Qualcomm, Inc., Disrupting the datacenter: Qualcomm Centriq 2400 Processor, (2017).
- [6] R. Puri, L. Stok, S. Bhattacharya, Keeping Hot Chips Cool, Design Automation Conference, (2005). doi: 10.1145/1065579.1065653
- [7] E-H. Toh, G. H. Wang, et al., International Electron Devices Meeting (IEDM), (2007).
   doi: 10.1109/IEDM.2007.4418900
- [8] Q. Zhang, W. Zhao, A. Seabaugh, Low-subthreshold-swing tunnel transistors, IEEE Electron Device Letters, 27, 4, (2006) 297-300. doi: 10.1109/LED.2006.871855.
- S. Chung, M. A. Ul Karim, H-J. Kwon, V. Subramanian, High-Performance Inkjet-Printed Four-Terminal Microelectromechanical Relays and Inverters, Nano Letters, 15, 5, (2015) 3261-3266. doi: 10.1021/acs.nanolett.5b00477.
- [10] J. Appenzeller, Y. M. Lin, J. Knoch, P. Avouris, Band-to-band tunneling in carbon nanotube field-effect transistors, Physical Review Letters, 93, 19, 196805, (2004). doi: 10.1103/PhysRevLett.93.196805.
- [11] M. Kim, Y. Wakabayashi, R. Nakane, M. Yokoyama, M. Takenaka, S. Takagi, High Ion/Ioff Ge-source ultrathin body strained-SOI tunnel FETs Impact of channel strain, MOS interfaces and back gate on the electrical properties, Tech. Dig. - IEEE Int. Electron Devices Meeting (IEDM). (2014) 13-2. doi:10.1109/IEDM.2014.7047043.

- [12] M. Noguchi, S. Kim, M. Yokoyama, S. Ji, O. Ichikawa, T. Osada et al., High I<sub>on</sub>/I<sub>off</sub> and low subthreshold slope planar-type InGaAs Tunnel FETs with Zndiffused source junctions, International Electron Devices Meeting (IEDM), (2013). doi: 10.1109/IEDM.2013.6724707.
- [13] A. C. Ford, C. W. Yeung, S. Chuang, H. S. Kim, E. Plis, S. Krishna et al., Ultrathin body InAs tunneling field-effect transistors on Si substrates, Applied Physics Letters, 98, 113105 (2015). doi: 10.1063/1.3567021.
- [14] K. Jeon, W.-Y. Loh, P. Patel, C. Y. Kang, O. Jungwoo, A. Bowonder, et al., Si Tunnel Transistors With a Novel Silicided Source and 46mV/dec Swing, presented at the 2010 IEEE Symposium on VLSI Technology, Honolulu, Hawaii, (2010) 121-122. doi: 10.1109/VLSIT.2010.5556195.
- [15] D. Leonelli, A. Vandooren, R. Rooyackers, A. S. Verhulst, S. D. Gendt, M. M. Heyns, et al., Performance Enhancement in Multi Gate Tunneling Field Effect Transistors by Scaling the Fin-Width, Japanese Journal of Applied Physics, 49, 04DC10, (2010). https://doi.org/10.1143/JJAP.49.04DC10.
- [16] R. Gandhi, C. Zhixian, N. Singh, K. Banerjee, and L. Sungjoo, CMOS-Compatible Vertical-Silicon-Nanowire Gate-All-Around p-Type Tunneling FETs With j50 mV/decade Subthreshold Swing, IEEE Electron Device Letters, 32, (2011) 15041506. doi: 10.1109/LED.2011.2106757.
- [17] D. Sarkar, X. Xie, W. Liu, W. Cao, J. Kang, Y. Gong, et al., A subthermionic tunnel field-effect transistor with an atomically thin channel, Nature, 526, 7571, (2015) 91-95. doi: 10.1038/nature15387.
- [18] L. D. Michielis, L. Lattanzio, K. E. Moselund, H. Riel, and A. M. Ionescu, Tunneling and Occupancy Probabilities: How Do They Affect Tunnel-FET Behavior?, IEEE Electron Device Letters, 34, 6, (2013) 726728. doi: 10.1109/LED.2013.2257665.
- [19] M. Luisier, G. Klimeck, Simulation of nanowire tunneling transistors: From the WentzelKramersBrillouin approximation to full-band phonon-assisted tunneling, Journal of Applied Physics, 107, 8, 084507, (2010). https://doi.org/10.1063/1.3386521.

- [20] D. Verreck, A. S. Verhulst, K. H. Kao, W. G. Vandenberghe, K. D. Meyer, G. Groeseneken, Quantum Mechanical Performance Predictions of p-n-i-n Versus Pocketed Line Tunnel Field-Effect Transistors, IEEE Transaction Electron Devices, 60, 7, (2013) 21282134. doi: 10.1109/TED.2013.2260237.
- [21] R. Kotlyar, U. E. Avci, S. Cea, R. Rios, T. D. Linton, K. J. Kuhn, A. Young, Bandgap engineering of group IV materials for complementary n and p tunneling field effect transistors, Applied Physics Letters, 102, 11, 113106, (2013). https://doi.org/10.1063/1.4798283.
- [22] U. E. Avci, S. Hasan, D. E. Nikonov, R. Rios, K. Kuhn, I. A. Young, Understanding the feasibility of scaled III-V TFET for logic by bridging atomistic simulations and experimental results, in 2012 Symposium on VLSI Technology (VLSIT), (2012) 183184.
- [23] S. Agarwal, G. Klimeck, and M. Luisier, Leakage-Reduction Design Concepts for Low-Power Vertical Tunneling Field-Effect Transistors, IEEE Electron Device Letters, 31, 6, (2010) 621-623. doi: 10.1109/LED.2010.2046011.
- [24] F. Conzatti, M. G. Pala, D. Esseni, E. Bano, L. Selmi, Strain-Induced Performance Improvements in InAs Nanowire Tunnel FETs, IEEE Transaction Electron Devices, 59, 8, (2012). doi: 10.1109/TED.2012.2200253.
- [25] S. S. Sylvia, M. A. Khayer, K. Alam, R. K. Lake, Doping, Tunnel Barriers, and Cold Carriers in InAs and InSb Nanowire Tunnel Transistors, IEEE Transaction Electron Devices, 59, 11, (2012) 29963001. doi: 10.1109/TED.2012.2212442.
- [26] K. Tomioka, M. Yoshimura, and T. Fukui, Steep-slope tunnel field-effect transistors using III-V nanowire/Si heterojunction, in 2012 Symposium on VLSI Technology (VLSIT), (2012) 4748.
- [27] U. E. Avci, I. A. Young, Heterojunction TFET Scaling and resonant-TFET for steep subthreshold slope at sub-9nm gate-length, in 2013 IEEE International Electron Devices Meeting (IEDM), (2013) 4.3.1-4.3.4. doi: 10.1109/IEDM.2013.6724559.
- [28] Y. Lu, G. Zhou, R. Li, Q. Zhang, T. Vasen, S. D. Chae et al., Performance of AlGaSb/InAs TFETs With Gate Electric Field and Tunneling Direction Aligned, IEEE Electron Device Letters, 33, 5, (2012) 655657. doi: 10.1109/LED.2012.2186554.

- [29] Q. Zhang, S. Sutar, T. Kosel, and A. Seabaugh, Rapid melt growth of Ge tunnel junctions for interband tunnel transistors, in Semiconductor Device Research Symposium, 2007, (2007) 12. doi: 10.1109/ISDRS.2007.4422291
- [30] K. K. Bhuwalka, J. Schulze, and I. Eisele, Performance Enhancement of Vertical Tunnel Field-Effect Transistor with SiGe in the δp+ Layer, Japanese Journal of Applied Physics, 43, 7R, 4073, (2004). https://doi.org/10.1143/JJAP.43.4073.
- [31] J. Knoch, J. Appenzeller, Tunneling phenomena in carbon nanotube field-effect transistors, Physica Status Solidi A, 205, 4, (2008) 679694. https://doi.org/10.1002/pssa.200723528
- [32] J. Knoch, S. Mantl, J. Appenzeller, Impact of the dimensionality on the performance of tunneling FETs: Bulk versus one-dimensional devices, Solid-State Electron. 51, 4, (2007) 572578. https://doi.org/10.1016/j.sse.2007.02.001.
- [33] K. Tomioka, M. Yoshimura, T. Fukui, Steep-slope tunnel field-effect transistors using IIIV nanowire/Si heterojunction, IEEE VLSI Symposium, (2012). doi: 10.1109/VL-SIT.2012.6242454.
- [34] T. Krishnamohan, K. Donghyun, S. Raghunathan, and K. Saraswat, Double-Gate Strained-Ge Heterostructure Tunneling FET (TFET) With record high drive currents and ii 60mV/dec subthreshold slope, IEEE Electron Devices Meeting (IEDM), (2008) 13. 10.1109/IEDM.2008.4796839.
- [35] S. M. Sze, Kwok K. Ng, Physics of Semiconductor Devices, 3rd edition, Wiley, New York, (2006) 47-48. ISBN:978-0-471-14323-9.
- [36] The International Roadmap for Devices and Systems-Beyond CMOS, (2017).
- [37] K. Tomioka, M. Yoshimura, and T. Fukui, A III-V nanowire channel on silicon for highperformance vertical transistors, Nature, 488, (2012) 189192. doi: 10.1038/nature11293.
- [38] D. J. Wouters, J. P. Colinge, H. E. Maes, Subthreshold Slope in Thin-Film SO1 MOS-FET's, IEEE Transaction on Electron Devices, 37, 9, (1990). doi: 10.1109/16.57165.
- [39] 斉藤 理一郎 著, 共立出版, フラーレン・ナノチューブ・グラフェンの科学, 初版, 2015年.

- [40] H. Imahori and S. Fukuzumi, Porphyrin and Fullerene Based Molecular Photovoltaic Devices, Advanced Functional Materials 6, (2004). https://doi.org/10.1002/adfm.200305172.
- [41] S. Iijima, Nature, 354, 56-58, (1991). https://doi.org/10.1038/354056a0.
- [42] S. Iijima, M. Yudasaka, R. Yamada, S. Bandow, K. Suenaga, F. Kokai, K. Takahashi, Nano-aggregates of single-walled graphitic carbon nano-horns, Chemical Physics Letters, 309, 3-4, (1999) 165-170. https://doi.org/10.1016/S0009-2614(99)00642-9.
- [43] H. P. Boehm, A. Clauss, G. O. Fischer, U. Hofmann, Das Adsorptionsverhalten sehr dnner Kohlenstoff- Folien, Zeitschrift für anorganische und allgemeine Chemie, (1962).
- [44] A. K. Geim, K. S. Novoselov, The rise of graphene, Nature Materials, 6, (2007) 183-191. https://doi.org/10.1038/nmat1849.
- [45] S. V. Morozov, K. S. Novoselov, M. I. Katsnelson, F. Schedin, L. A. Ponomarenko, D. Jiang et al., Strong suppression of weak localization in graphene, Physical Review Letters, 97, 016801, (2006). doi: 10.1103/PhysRevLett.97.016801
- [46] G. Brumfiel, Graphene gets ready for the big time, Nature, 458, 390-391, (2009).
   doi:10.1038/458390a.
- [47] J-H. Chen, C. Jang, S. Xiao, M. Ishigami, M. S. Fuhrer, Intrinsic and extrinsic performance limits of graphene devices on SiO<sub>2</sub>, Nature Nanotechnology, 3, 206-209, (2008). https://doi.org/10.1038/nnano.2008.58.
- [48] M. Y. Han, J. C. Brant, P. Kim, Electron Transport in Disordered Graphene Nanoribbons, Physical Review Letters, 104, 056801, (2007). doi: 10.1103/PhysRevLett.104.056801.
- [49] M. R. Muller, A. Gumprich, F. Schütte, K. Kallis, U. Künzelmann, S. Engels et al., Buried triple-gate structures for advanced field-effect transistor devices, Microelectronic Engineering, 119, (2014) 95-99. https://doi.org/10.1016/j.mee.2014.02.001.
- [50] R. Cheng, J. Bai, L. Liao, H. Zhou, Y. Chen, L. Liu, Y-C. Lin, S. Jiang, Y. Huang, X. Duan, High-frequency self-aligned graphene transistors with transferred gate stacks, Proceedings of the National Academy of Sciences, 109, 29, (2012) 11588-11592. https://doi.org/10.1073/pnas.1205696109.

- [51] A. K. Sood, I. Lund, Y. R. Puri, H. Efstathiadis, P. Haldar, N. K. Dhar et al., Review of Graphene Technology and Its Applications for Electronic Devices, Graphene-New Trends and Developments. InTech, (2015) 59-89. doi: 10.5772/61316.
- [52] J. Sun, T. Iwasaki, M. Muruganathan, H. Mizuta, Lateral plasma etching enhanced on/off ratio in graphene nanoribbon field-effect transistor, Applied Physics Letters, 106, 033509, (2015). https://doi.org/10.1063/1.4906609.
- [53] Q. Zhang, T. Fang, H. Xing, A. Seabaugh, D. Jena, Graphene Nanoribbon Tunnel Transistors, IEEE Electron Device Letters, 29, 12, (2008) 1344-1346. doi:10.1109/LED.2008.2005650.
- [54] Q. Zhang, Y. Lu, C. A. Curt, D. Jena, and A. Seabaugh, Analytic determination of the optimum bandgap for a tunnel FET, in Proceeding Device research conference, (2012) 12.
- [55] 山下 次郎 著, 朝倉書店, 固体電子論, 初版, 1973年.
- [56] 里子 允敏, 大西 楢平 著, 講談社サイエンティフィック, 密度汎関数法とその応用 分子とクラスターの電子状態, 1995 年
- [57] QuantumWise ATK-DFT と STK-SE の比較 (http://quantumwise.co.jp/products/atk/comparison.html).
- [58] 水谷 宇一朗 著, 内田老鶴圃, 金属電子論 上, 1995年.
- [59] 大場 一輝, 修士論文 単層カーボンナノチューブの電子・光学物性に及ぼす曲率の影響, 2006年.
- [60] 廣田 穣 著, 裳華房, 化学新シリーズ 分子軌道法, 第5版 , 2007年.
- [61] QuantumWise, 非平衡グリーン関数による分子デバイスの第一原理電気伝導計算, 2009年.
- [62] H. Raza, E. C. Kan, Armchair graphene nanoribbons: Electronic structure and electric-field modulation, Physical Review Letters, 77, 245434, (2008), https://doi.org/10.1103/PhysRevB.77.245434.
- [63] 若林 克法 著, 講義, 第 56 回物性若手夏の学校 (2011 年度) 研究と人生の指針, 物性研究, 2012 年.

- [64] Y. Koga, T. Kaneda, Y. Saito, K. Murakami, K. Itami, Synthesis of partially and fully fused polyaromatics by annulative chlorophenylene dimerization, Science, 358, (2018) 435-439. doi:10.1126/science.aap9801.
- [65] Y. Morita, S. Migita, W. Mizubayashi, H. Ota, Fabrication of Direct-Contact Higher-k HfO2 Gate Stacks by Oxygen-Controlled Cap Post-Deposition Annealing, Japanese Journal of Applied Physics, 50, 10S, (2011). doi: 10.1143/JJAP.50.10PG01.
- [66] M. Suzuki, M. Tomita, T. Yamaguchi, N. Fukushima, Ultra-thin (EOT=3) and low leakage dielectrics of La-alminate directly on Si substrate fabricated by high temperature deposition, Tech. Dig. - IEEE Int. Electron Devices Meet. (2005) 433-436. doi: 10.1109/IEDM.2005.1609371.
- [67] Y. Naitoh, T. Ohara, R. Matsushita, E. Okawa, M. Horikawa, M. Oyama et al., Self-Aligned formation of sub 1 nm gaps utilizing electromigration during metal deposition, ACS applied materials & interfaces, 5, 24, (2013) 12869-12875. doi: 10.1021/am403115m.
- [68] N. Kalhor, S. A. Boden, H. Mizuta, Sub-10 nm patterning by focused He-ion milling for fabrication of downscaled graphene nano devices, Microelectron. Eng., 114, (2014) 70-77. https://doi.org/10.1016/j.mee.2013.09.018.
- [69] S. Singh and P. N. Kondekar, A novel dynamically configurable electrostatically doped silicon nanowire impact ionization MOS, Superlattices and Microstructures, 88, (2015) 695-703. https://doi.org/10.1016/j.spmi.2015.10.033.
- [70] B. Rajasekharan, C. Salm, R. J. E. Hueting, T. Hoang, J. Schmitz, Dimensional scaling effects on transport properties of ultrathin body p-i-n diodes, IEEE International conference on Ultimate Integration of Silicon, March (2008) 195-198. doi: 10.1109/ULIS.2008.4527172.
- [71] M. J. Kumar, S. Janardhanan, Doping-Less Tunnel Field Effect Transistor: Design and Investigation, IEEE Transaction on Electron Devices, 60, 10, (2013) 3285-3290. doi: 10.1109/TED.2013.2276888.
- [72] C. Auth, C. Allen, A. Blattner, D. Bergstorm, M. Brazier, M. Bost et al., A 22nm High Performance and Low-Power CMOS Technology Featuring Fully-Depleted Tri-Gate Transistors, Self-Aligned Contacts and High Density MIM Capacitors, in: 2012 Symposium VLSI Technology (VLSIT), (2012) 131-132. doi:10.1109/VLSIT.2012.6242496.

- [73] A. M. M. Hammam, M. E. Schmidt, M. Muruganathan S. Suzuki, H. Mizuta, Sub-10 nm graphene nano-ribbon tunnel field effect transistors, Carbon. 126, (2017) 588-593. https://doi.org/10.1016/j.carbon.2017.09.091.
- [74] M. D. V. Martino, J. A. Martino, P. G. D. Agopian, Drain Induced Barrier Thinning on TFETs with different source/drain engineering, in 29th Symposium on IEEE Microelectronics Technology and Devices (SBMicro) (2014) 1-4. doi: 10.1109/SBMicro.2014.6940092.
- [75] H. Lu, T. Ytterdal, Universal TFET model implementation in Verilog-A Version 1.6.8, (2015).
- [76] S. Suzuki, A. M. M. Hammam, M. E. Schmidt, M. Muruganathan and H. Mizuta, Scaling effect on device performance in graphene tunnel field effect transitors, IEEE NANO, to be published, (2018).
- [77] Q. Zhang, T. Fang, H. Xing, A. Seabaugh and D. Jena, Graphene Nanoribbon Tunnel Transistors, IEEE Electron Device Letters, 29, 12, (2008) 1344-1346. doi:10.1109/LED.2008.2005650.
- [78] L. Barbon, M. Siniscalchi and B. S. Rodriguez, TFET-Based Circuit Design Using the Transconductance Generation Efficiency gm/Id Method, IEEE Journal of the Electron Devices Society, 3, 3, (2015) 208-216. doi: 10.1109/JEDS.2015.2412118.
- [79] Z. Ren, R. Venugopal. S. Datta, M. Lundstrom. D. Jovanovic, and J. Fossum, "The ballistic nanotransistor: a simulation study", IEEE Electron Devices Meeting (IEDM), December (2000). doi: 10.1109/IEDM.2000.904418.
- [80] A. Steegen, Technology innovation in an IoT Era, Semicon taiwan, July (2015).
- [81] M. Poljak, M. Wang, E. B. Song, T. Suligoj, K. L. Wang, Disorder-induced variability of transport properties of sub-5 nm wide graphene nanoribbons, Solid-State Electronics, 84, (2013) 103-111. https://doi.org/10.1016/j.sse.2013.02.014.
- [82] K. Takashima, S. Konabe, T. Yamaqmoto, Carrier localization length in edge-disordered graphene nanoribbons with sub-100 nm length, Journal of Applied Physics, 119, 024301 (2016). https://doi.org/10.1063/1.4939609.

# 刊行論文

 Sub-thermal switching of ultra-narrow graphene nanoribbon tunnel field effect transistors <u>S. Suzuki</u>, M. E. Schmidt, M. Muruganathan, A. Hammam, T. Iwasaki and H. Mizuta Submitted to Superlattices and Microstructures.

 Sub-10 nm graphene nano-ribbon tunnel field-effect transistor
 A. Hammam, M. E. Schmidt, M. Muruganathan, <u>S. Suzuki</u> and H. Mizuta Carbon (2017), Vol. 126, pp.588-593 DOI:10.1016/j.carbon.2017.09.091.

## 学会発表

 「グラフェントンネルトランジスタの第一原理解析」
 <u>鈴木俊英</u>, ハマム・アーメド, ムルガナタン・マノハラン, 水田博 第 62 回応用物理学会春季学術講演会
 2015 年 3 月 11 日-14 日 東海大学湘南キャンパス

2. 「グラフェントンネル電界効果トランジスタのアンビポーラ特性解析」
〇<u>鈴木俊英</u>, ムルガナタン マノハラン, 小田 俊理, 水田 博
第 76 回応用物理学会秋季学術講演会
2015 年 9 月 13 日-16 日 名古屋国際会議場

3. Band-to-Band Graphene Resonant Tunneling Field Effect Transistor
<u>S. Suzuki</u>, M. Muruganathan, S. Oda and H. Mizuta
The 47th Solid State Devices and Materials (SSDM2015), Sapporo, Japan, 27-30 Sept. 2015

4. Recent progress of graphene nanoelectronic and NEM device technologies for advanced applications (Invited Talk)

○ H. Mizuta, T. Iwasaki, <u>S. Suzuki</u>, A. Hammam, J. Sun, M. E. Schmidt and M. Muruganathan Nano Information Processing an international conference and workshop 2015, Cambridge, UK, 14-16 December, 2015.

5. Downscaled graphene nanoelectronic and NEM devices for advanced applications (Invited Talk)

○ H. Mizuta, T. Iwasaki, <u>S. Suzuki</u>, A. Hammam, J. Sun, M. E. Schmidt and M. Muruganathan

The 2nd Malaysia-Japan Joint Symposium on Nanotechnology, Ishikawa, Japan, 10-12 November, 2015.

6. Downscaled graphene devices for low-power nanoelectronics and advanced sensing (Invited Talk)

○ H. Mizuta, T. Iwasaki, <u>S. Suzuki</u>, O. Takechi, A. Hammam, J. Sun, M. E. Schmidt and M. Manoharan

ISc-JAIST Joint Workshop on. Functional Inorganic and Organic Materials, Nomi, 7-8 March, 2016.

7.「グラフェン共鳴トンネル電界効果トランジスタの素子性能解析」
○<u>鈴木俊英</u>, ムルガナタン・マノハラン, 水田 博
第 63 回応用物理学会春季学術講演会
2016 年 3 月 19 日-22 日 東京工業大学大岡山キャンパス.

「プレーナー型グラフェン共鳴トンネル FET の第一原理解析」○鈴木俊英, ムルガナタンマノハラン, シュミット マレク, 水田 博
 第 65 回応用物理学会春季学術講演会 2018 年 3 月 17 日-20 日、早稲田大学西早稲田キャンパス・ベルサール高田馬場.

9. Recent progress of graphene-based nanoelectronic and NEM device technologies for advanced applications (Keynote Speech)

○ H. Mizuta, A. Hammam, <u>S. Suzuki</u>, M. E. Schmidt, J. Sun and M. Muruganathan The 2th IEEE International Conference on Semiconductor Electronics (IEEE-ICSE2016), Kuala Lumpur, 17-19 August, 2016.

10. Graphene-based nanoelectronic and nano-electro-mechanical (NEM) devices for challenging

applications (Invited Talk)

○ H. Mizuta, A. Hammam, J. Kulothungan, <u>S. Suzuki</u>, M. E. Schmidt, J. Sun and M. Muruganathan

Nanonet International Workshop 2016, Prague, 30 August - 2 September 2016.

11. Recent progress of graphene-based nanoelectronic and NEM device technologies for advanced applications (Keynote Speech)

○ H. Mizuta, A. Hammam, J. Kulothungan, <u>S. Suzuki</u>, M. E. Schmidt, J. Sun and M. Muruganathan

The International Conference on Solid-State and Integrated Circuit Technology (ICSICT2016), Hangzhou 25-28 October, 2016

12. Sub 0.5 V bias voltage operation of a triple-topgate graphene tunnel field effect transistor <u>S. Suzuki</u>, A. Hammam, M. E. Schmidt, M. Muruganathan and H. Mizuta Simulation of Semiconductor Processes and Devices (SISPAD 2017), Kamakura, Japan, 7-9 September, 2017.

13. Scaling effect on device performance in graphene tunnel field effect transitors
<u>S. Suzuki</u>, A. Hammam, M. E. Schmidt, M. Muruganathan and H. Mizuta
18th IEEE International Conference on Nanotechnology conference, Cork, Ireland, 23-26 July, 2018.

### 謝辞

本研究を遂行にあたり,多くの方々にお世話になりました.このように博士学位論文を書き上 げることが出来たのも,皆様のご助力あってのものです.この場を借りて皆様に感謝の意を表し ます.

第一に, 主指導教員である北陸先端科学技術大学院大学 (JAIST), 先端科学技術研究科, 環境・ エネルギー領域の水田博教授に深く感謝申し上げます.水田教授には, 大変やりがいのある研究 テーマと研究環境を与えて頂き, さらに COI という大きなプロジェクトにも関わらせて頂きま した. 学会発表や論文の準備では, データの解析等の技術的なものに限らず, 論文を執筆する心 構えから, 会社での研究についてまで, 様々なことを懇切丁寧に御指導頂きました. また, 独立 した研究者としての心構えや生き方等, 多くのことを学ばせていただきました. これまで, 研究 を進める上で多くの困難に直面しましたが, 博士前期課程から5年間諦めずに研究を続けてこ れたのも, 水田先生の心のこもったご指導があったからに他なりません. ここに, 深く敬意を表 し, 心からお礼を申し上げます.

水田・マノハラン研究室のマノハラン・ムルガナタン講師には、学会発表資料や論文の執筆 をはじめ、多くの場面できめ細やかな御指導頂きました.研究の進め方から英語能力、研究者と しての生き方まで様々なことをご指導していただきました.TCDとの共同件研究の際には、測 定機器の扱い方や実験データの解析等、理論計算だけでなく、多くのことを経験をさせていただ きました.この経験は、後輩に装置の扱い方やデータの解釈を教えることができるようになった のも、この経験があったからです.日常生活では、私が挫けそうな時に一人の友人としてアドバ イスをしていただきました.この5年間研究を続けてこられたのは、マノハラン先生のご助力が あったからです.ここに、深く敬意を表し、心からお礼を申し上げます.

先端科学技術研究科,応用物理学領域の徳光永輔教授には,副指導教員として博士課程進学試 験や研究計画書,論文の骨子の作成等において,様々な御助言を頂きました.特に,骨子の作成 の際には,研究に関して有力なご助言をいただきました.書類提出の際には,私の不手際で度々 ご迷惑をお掛けしてしまったことがありましたが,丁寧に対応していただきました.ここに,深 く感謝申し上げます. 外部博士学位論文審査員である静岡大学工学部,電子工学研究所のダニエル・モラル准教授 に,深く感謝申し上げます.ダニエル准教授には,本論文を完成させる上で,大変有力なご助言 をいただきました.心からお礼申し上げます.

博士学位論文審査員である JAIST, 環境・エネルギー領域の小矢野幹夫教授, 応用物理学領域の赤堀誠志准教授には, 本論文を完成させる過程において, 大変有力なご助言をいただきました. この場を借りて, 皆様に深く感謝申し上げます.

副テーマ指導教員である金子峰雄教授には,回路シミュレーションについて,一から懇切丁寧 に教えて頂きました.金子教授には,私の能力に合わせて副テーマのスケジュールを組んでいた だいたり,副テーマ論文執筆の際に有力なご助言をしていただきました.ここに,感謝の意を表 します.

旧水田研究室, 博士研究員マレク・エドワード・シュミット博士 (現: Infenion) には, 学会や 論文の執筆時に, 多くの御助言と御指導をいただきました. 特に論文執筆の際には, 英語の指導 から, データの見せ方まで, 多くの場面で助けていただきました. また, 研究室のウェブページ の管理や COI の研究計画書作成等の RA の仕事においても, 多くのご助力を頂きました. マレ ク博士には, 日常生活においても食事に誘っていただいたり, 日本と海外の考え方や風習の違い について等, 様々なことを教えていただきました. 常に同じ立場で接していただき, 精神的にも 強く支えていただきました. この場を借りて, 感謝の意を表します.

旧水田研究室, 博士研究員 岩崎拓哉博士 (現: NIMS) には, 博士前期課程の頃から様々な面で ご助力いただきました. 学会や論文の執筆だけでなく, 日常生活においても多くのアドバイスを していただきました. 岩崎博士からは, 博士後期課程の学生としての研究の進め方や心構えにつ いても教えていただきました. 同じ学生の立場で接していただき, 精神的に強く支えていただき ました. この場を借りて, 感謝の意を表します.

水田研究室, 博士研究員アーメド・ハマム博士には, 同じグラフェントンネルトランジスタの 研究を通じて, 多くのご助言をいただきました. ハマム博士から教えていただいた実験的手法 からの知見や結果は, 理論解析を進める上で, 非常に有力な助けとなりました. この場を借りて, 感謝の意を表します. 研究補助員の関玲子 氏には, 学会や COI 会議への参加の際に, 移動や宿泊について多くのご 助言を頂きました. また, 日常生活について多くのアドバイスをしていただきました. 深く感謝 申し上げます.

同研究室の博士研究員の皆様, 学生の皆様に深く感謝申し上げます. 旧水田研究室ジアン・ス ン博士 (現:理化学研究所), 旧水田研究室フィン・ヴァン・ゴク博士, ウェンジェン・ワン博士, クロトゥンガン・ジョティラマリンガム博士, ル・テ・アン博士, 井上真理 氏 (現:日立製作所), 今村知典 氏 (現:YKK AP), 兼竹望 氏 (現:東京エレクトロン), 筑葉拓生 氏 (現:ミハル通信), 井 上佳祐 氏 (現:東芝), 岩下晋也 氏 (現:日本発条), 武市旺太 氏 (現:日立ハイテクノロジーズ), 王 衆望 氏, 加藤大貴 氏 (現:日本電産), 神崎晃悠 氏 (現:日本電産), 瀬戸文博 氏, ニコラオス・ マタイアカキス氏, カリクンナン・アフサル氏, ハック・マイーシャ・マスルラ氏, ガブリエル・ アグボンラホール氏, グンター・エルロット氏, 井上顧基 氏 (現:日本電産), 佐々木和成 氏 (現: SCREEN ホールディングス), 谷内翔 氏 (現:東京エレクトロン), 中村周 氏, 阿部倫 氏, 久保聖 也 氏, 小林昂平 氏, 武冨康平 氏, チョウ・ソウ 氏, 宮下寛也 氏, 中野颯也 氏, 依田大地 氏, 古 川篤 氏には, 研究生活を共に過ごす中で, 多くの議論や御助言, 激励を頂きました. JAIST の友 人, そして家族には様々な相談に乗って頂き, 多くの場面で大きな支えとなりました.

本研究は,皆様方の御協力なしには,このような成果を得ることが出来ませんでした.この場 を借りて深く感謝申し上げます.

> 平成 31 年 3 月 鈴木 俊英