JAIST Repository >
b. 情報科学研究科・情報科学系 >
b10. 学術雑誌論文等 >
b10-1. 雑誌掲載論文 >
このアイテムの引用には次の識別子を使用してください:
http://hdl.handle.net/10119/4723
|
タイトル: | 階層型ニューラルネットワークのニューロン故障補償手法の実装 |
著者: | 菅原, 英子 堀口, 進 |
キーワード: | 階層型ニューラルネットワーク 故障補償 ハードウェア実装 FPGA |
発行日: | 2002-09-01 |
出版者: | 電子情報通信学会 |
誌名: | 電子情報通信学会論文誌 C |
巻: | J85-C |
号: | 9 |
開始ページ: | 861 |
終了ページ: | 864 |
抄録: | 近年,VLSI技術の発展により,ニューラルネットワークのハードウェア実装に関する研究が行われている.ニューラルネットワークのハードウェア実装には,ハードウェア故障への対処法が不可欠である.本論文では,予備ニューロンを用いたハードウェア故障補償を行う機能シフト法を提案し,FPGAによる実装を行い,回路評価について議論した.その結果,故障補償のための回路量は比較的少なく,高速なハードウェア故障の回避が可能であることがわかった. |
Rights: | Copyright (C)2002 IEICE. 菅原 英子,堀口 進, 電子情報通信学会論文誌 C, J85-C(9), 2002, 861-864. http://www.ieice.org/jpn/trans_online/ |
URI: | http://hdl.handle.net/10119/4723 |
資料タイプ: | publisher |
出現コレクション: | b10-1. 雑誌掲載論文 (Journal Articles)
|
このアイテムのファイル:
ファイル |
記述 |
サイズ | 形式 |
4724.pdf | | 473Kb | Adobe PDF | 見る/開く |
|
当システムに保管されているアイテムはすべて著作権により保護されています。
|